Altera今(2)日宣布,即将推出的28-nm FPGA采用多项创新技术。嵌入式HardCopy模块是一种可针对局部重新配置与嵌入28-Gbps收发器的新方法,将可大幅地提高下一代Altera FPGA的密度与I/O效能,并进一步加强他们在面对ASIC与ASSP时的竞争力。
新的嵌入式HardCopy模块是可订制的硬式硅智财(IP)模块,具有Altera独特的HardCopy ASIC能力。它们被用来强化标准或逻辑密集的功能,如接口通讯协议、应用程序特定功能,以及专有的客制化IP。
利用局部重新配置功能,设计人员可以重新配置部分FPGA,而其他部分则继续正常运行。这对于要求连续运行的系统非常重要,因为它允许设计人员进行更新或调整功能,但又不会中断服务。
局部重新配置功能不但降低了功率消耗和成本,而且在FPGA中移除了那些不会同时运作的功能,因此,还提高了逻辑密度效率。这些功能都可以储存在外部内存中,并当需要时再行加载。这样,单一颗FPGA可以支持多个种应用,从而减小了FPGA的尺寸,节省了电路板空间,降低了功率消耗。
迄今为止,局部重新配置解决方案仍是一件耗时的工作,需要设计者了解所有复杂的FPGA架构细节。Altera透过建立在Quartus II设计软件中,已经获得验证的增量编译设计流程功能,大幅地简化了局部重新配置的过程。
Altera表示,为了扩大嵌入式收发器技术的领导地位,Altera所开发的28-Gbps嵌入式收发器,也会应用在即将推出的28-nm FPGA上。这些高速收发器,让客户能够实现下一代的设计,例如在单颗芯片上实行400G系统,而无需昂贵的外部零组件。