安华高科技(Avago Technologies)28日宣布,该公司已经成为业界率先在65 nm CMOS制程技术上实现并验串行/解串行(SerDes)核心的制造商之一,这个里程碑将SerDes ASIC核心设计由现有主流的90 nm带向65 nm制程技术。在市场上已经销售出2千5百万组嵌入式SerDes信道,已成为OEM厂商架构新一代网络、运算以及储存应用硬设备创新嵌入式SerDes核心的领先供货商。
Avago的嵌入式SerDes智能产权(IP,Intellectual Property)核心提供了超低振动的特性,使得它能够在单一65 nm互补金氧半导体(CMOS,Complementary Metal Oxide)芯片上,整合大量所需的SerDes信道,运作速度并可达到12.5 Gbps。此外,这个新SerDes核心采用了Avago特有的无时钟判别回授均衡器(DFE,Decision Feedback Equalization)设计、可提供信道位错误率优化的内建BERT、改善电源噪声拒斥能力的LC型振荡器,以及可以用来测试交流偶合联机的1149.6 AC-Extest等。
「这项技术的突破代表了我们第五代SerDes核心将继续提供给网络与运算OEM厂商大幅的竞争优势。」Avago台湾区总经理游本庆指出,「我们的客户不仅能够透过我们的协助提供具备卓越可靠度的高带宽系统,同时还能降低尺寸、复杂度与成本。」
这个核心是Avago包含针对光纤信道、XAUI/CEI、XFI、802.3ap与PCI-Express等应用丰富广泛嵌入式SerDes产品线的最新产品。Avago早在定义系统级架构的初期就整合了可测试功能,并考虑到在线生产测试、功能测试、系统启动与除错以及现场诊断等需求,所带来的成果是能够让制造商以更快的时间将可靠的高带宽网络与储存系统推出上市。