全球半導體設計軟體廠商新思科技(Synopsys)推出使用於供電網路(Power Network)上簽核(sign-off)的最新產品PrimeRail。PrimeRail採用了新的混合技術,可有效分析完整晶片上靜態與動態壓降(voltage-drop)和電子遷移(electromigration;EM)等各種狀況。它架構在新思科技經矽晶驗證之精確(silicon-accurate)的Star-RCXT、HSPICE、NanoSim以及PrimeTime簽核(sign-off)技術之上,可正確的建立記憶體和類比電路之模型。在推出了PrimeRail之後,Galaxy Design Platform可以提供一個完整的解決方案,正確而有效地處理時序(Timing)、訊號完整性和供電網路的簽核(sign-off)等問題。
Virage Logic之技術長暨研發副總裁Alex Shubat表示:「在今日的晶片領域中,有70%的晶片都有嵌入式的記憶體IP,因此在驗證這些記憶體的高可靠度和高良率上,擁有高精確度的供電網路簽核(sign-off)是相當重要的。我們會持續和新思科技合作,進行我們的記憶體驗證流程,並將PrimeRail應用於我們的90/65奈米ASAP與STAR等記憶體系列產品的標準化簽核(sign-off)過程。如此一來,當客戶使用Virage Logic的IPrima Foundation半導體IP平台或其他記憶體產品時,PrimeRail可以確保他們可以快速地完成產品設計。」
PrimeRail採用新思科技的數個核心執行技術,包括電路模擬、抽取寄生阻抗、以及靜態時序(Timing) 等,並配合在供電網路簽核(sign-off)上的各種創意, 提供品質優良的簽核(sign-off)結果。目前現有的各種解決方案只能執行靜態壓降(voltage-drop)分析,也無法精確地做出記憶體的模型。此外,這些現有的解決方案並沒有在執行平台上做整合,導致整個流程無法有效發揮。PrimeRail在Galaxy Design Platform內部做了嚴密的整合,可讓設計者在做平面規劃時就可預測供電的壓降,在線路布局完成後,以晶片上的解耦合電容量進行靜態和動態分析,並以封裝的寄生阻抗做全晶片之簽核(sign-off)。PrimeRail採用最新的混合技術,以獲得高度正確的邏輯閘(gate)和電晶體層次以GDSII為基礎的供電網路簽核(sign-off)。此項混合技術能夠模擬變化多端的RLC (resistance-inductance-capacitance,電阻-電感-電容) 網路,達到簽核(sign-off) 品質之動態分析,同時還可以將記憶體的使用降至最低。
新思科技Implementation Group資深副總裁暨總經理Antun Domic表示:「在簽核(sign-off)領域上,新思科技將持續維持在業界的領導地位,在新設計和矽晶片之需求上,提供技術的創新。我們在1996年就推出了用在靜態時序(Timing)簽核(sign-off)上的PrimeTime產品,在2001年將該產品擴展為PrimeTime SI,有能力處理訊號的完整性效果。在推出了PrimeRail之後,我們現在可讓PrimeTime的客戶再增加處理在時序(Timing)上電壓下降所帶來的衝擊。因此,Galaxy Design Platform現在可以提供一個完整的設計簽核(sign-off)解決方案,有效確保第一級矽晶片的成功生產。」