可編程邏輯解決方案領導廠商美商賽靈思(Xilinx)公司,近日宣佈其針對DDR2 SDRAM界面的低成本Spartan-3A FPGA開發套件、鎖定多重高效能記憶體界面(I/F)的Virtex-5 FPGA開發平台(ML-561),以及1.7版的記憶體界面產生器(MIG)軟體,均已經上市。這些完備的解決方案讓FPGA用戶在各種資訊傳輸速率及匯流排頻寬條件下,快速建置、驗證客製化的記憶體界面設計,加速上市時程。
賽靈思的記憶體界面解決方案,是採用經過生產驗證的90奈米Spartan-3A與65奈米Virtex-5 FPGA所開發的,相較於市面上任何一款FPGA解決方案,其可支援高達兩倍的頻寬。運用I/O最佳化的Spartan-3A系列元件可迅速建置低成本記憶體界面;而內建75 ps校正電路、可在FPGA任一面連結記憶體的彈性I/O、以及採用創新封裝技術來最小化訊號串音雜訊的Virtex-5 FPGA,則能在廣泛的記憶體界面中提供可靠運作、以及最高的頻寬。