帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
Xilinx推出Xilinx ISE 9.1i軟體套件
協助顧客大幅降低FPGA設計週期

【CTIMES/SmartAuto 黃明珠報導】   2007年01月31日 星期三

瀏覽人次:【1456】

美商賽靈思(Xilinx)發表最佳化的Xilinx ISETM 9.1i版軟體套件,此為最廣受業界使用的Xilinx ISETM設計套件之最新版本,並針對目前業界主要的設計挑戰所設計,如:時序收斂、生產力、以及功耗等。全新ISE 9.1i除提高2.5倍以上的運作速度之外,亦包含全新SmartCompile技術,讓使用者在得以保存未變更邏輯設計之情況下,可縮短高達6倍以上的運作時間。ISE 9.1i可最佳化最新65奈米VirtexTM-5平台所採用的獨特ExpressFabric技術,提供較競爭產品平均快30%的運作速度;而對於功耗導向的應用產品,ISE 9.1i 也能平均降低10%的動態功耗。

此項革命性的創新技術是來自於Xilinx與Synplicity共同組成的超高容量時序收斂工作小組(Ultra High-Capacity Timing VlosureTask Force)之研發成果,提供領先業界的生產力,強化功能以確保提供最快的時序收斂路徑;並最佳化Xilinx先進的Virtex系列與SpartanTM-3世代FPGA元件的功耗與效能。

ISE 9.1i設計工具的全新功能是以ISE Fmax技術為基礎,特別是針對高密度、高效能的Virtex-5 設計專案,可提供無與倫比的效能與時序收斂結果。ISE 9.1i整合時序收斂流程與強化的實體合成最佳化,以提供更高品質的結果。最佳化的繞線演算法可提供65奈米ExpressFabric技術對角對稱互連功能的最佳使用率,可將延遲時間降至最低,並完全發揮Virtex-5平台的高效能優勢。

Xilinx設計軟體部門副總裁Bruce Talley表示:「時序收斂是FPGA設計人員面臨的最大問題。全新ISE 9.1i可大幅簡化與加速設計流程。此外,ISE SmartCompile技術亦可解決目前設計人員所面臨的頭號挑戰,以重複設計功能,協助設計人員在更少的時間內達成效能目標。其中,最吸引我們顧客的一點是ISE 9.1i能夠在不降低整體效能的情況下,最佳化低功耗的設計需求。」

關鍵字: FPGA  Xilinx(賽靈思, 賽靈思Bruce Talley  可編程處理器 
相關產品
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.147.74.147
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw