基於大部分邊緣計算、電腦視覺和工業控制演算法都是由開發人員使用C++ 語言來開發,然而他們對底層FPGA硬體的了解不多,甚至是一無所知。而邊緣計算應用需要綜合考慮效能與低功耗,帶動開發人員將現場可程式邏輯閘陣列(FPGA)用作高能效加速器的需求,如此一來能夠提供靈活性和加快上市時間。為了支援開發社群,Microchip推出名為SmartHLS的HLS設計工作流程,成為其PolarFire FPGA系列產品的新成員。SmartHLS可以將C++演算法直接轉換為FPGA優化的暫存器傳輸級(RTL)程式碼,大幅提升產能和設計便利性。
|
Microchip智慧HLS工具套件協助以FPGA平台進行C++演算法開發,客戶可輕鬆使用PolarFire FPGA並用於邊緣計算系統中硬體加速。 |
Microchip FPGA事業部副總裁Bruce Weyer表示:「SmartHLS增強了Microchip的Libero SoC設計工具套件的功能,使屢獲殊榮的中密度容量PolarFire和PolarFire SoC平臺的巨大優勢能夠被不同的演算法開發者群體所利用,而無需成為FPGA硬體專家。結合Microchip的VectorBlox神經網路軟體開發套件,新套件將大幅提高設計人員的工作效率,可使用基於C/C++ 演算法並利用基於FPGA的硬體加速器,為嵌入式視覺、機器學習、馬達控制和工業自動化等應用開發尖端技術解決方案。」
基於開源Eclipse整合式開發環境,SmartHLS設計套件使用C++ 軟體程式碼產生HDL IP元件,以整合到Microchip的Libero SmartDesign專案中。這使工程師能夠在比傳統FPGA RTL工具更高的抽象層次上描述硬體行為。此外,更能夠透過一個能同時執行硬體指令的多執行緒API,以及較其他HLS產品更簡化的複雜硬體並行作業表達方式,進一步減少開發時間以提高產能。
SmartHLS工具所需的程式碼行數是同等RTL設計的十分之一,而且由此產生的程式碼更容易閱讀、理解、測試、除錯和驗證。該工具還簡化了對硬體微架構設計的取捨,並使開發人員能將已有的C++ 軟體用於PolarFire FPGA和FPGA SoC。
PolarFire FPGA和FPGA SoC可在中密度容量下提供業界最低功耗,以解決邊緣計算系統設計難題。Microchip近日發佈低密度容量系列新產品,它們的靜態功耗是其他產品的一半,並提供最小的發熱區域,使開發人員能夠降低系統成本,滿足散熱管理要求,而無須降低頻率。
開發人員現在可以使用SmartHLS v2021.2工具啟動設計,它是最近發佈的Libero SoC V2021.2設計套件的組成部分,也可以作為獨立軟體使用。