帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
CEVA針對可授權DSP推出整合式優化工具鏈
 

【CTIMES/SmartAuto 林佳穎報導】   2009年12月16日 星期三

瀏覽人次:【2032】

CEVA公司於昨日(12/15)宣佈,推出首款整合式優化工具鏈(ntegrated optimizing toolchain),它可針對授權DSP 內核實現完全基於C語言的端至端開發流程。該應用優化器 (Application Optimizer) 是CEVA-ToolBox軟體發展環境套件的一部份,可讓應用開發人員完全以C語言級輕易地開發出CEVA DSP軟體,省下了任何手寫的組合語言,從而顯著地提高 SoC 設計的整體性能並縮短其設計週期。

加入了應用優化器後,CEVA DSP內核經過強化的開發環境可大幅簡化軟體發展流程,提高目標應用程式的絕對性能。以使用標準窄頻自適應多速率壓縮 (AMR-NB) 的C語言語音編碼器為例,CEVA-X1622 DSP內核在編譯現成可用的代碼 (最差幀幅及串流) 時,僅需要19 MHz速率;而其他的可授權解決方案卻需要高45% 以上的速度,才能編譯同樣的現成代碼。

隨著現代 SoC 架構設計的複雜性不斷提高,嵌入式軟體發展的重擔為 IC 供應商帶來了最艱巨的挑戰,針對特定多元化系統架構撰寫和優化軟體的工作,成為設計週期中最大的瓶頸。利用應用優化器工具鏈,結合CEVA-ToolBox開發環境中的其他重要元件,能夠把軟體設計流程轉到純C語言,並可減少設計工程師了解、掌握特定架構技術或竅門的負擔。

關鍵字: DSP(數位訊號處理器CEVA 
相關產品
Ceva蜂巢式物聯網平台整合至意法半導體NB-IoT工業模組
Ceva推出用於AIoT設備的全新TinyML最佳化NPU
Ceva推出針對高階消費和工業物聯網應用的Wi-Fi 7平台
CEVA Wi-Fi 6 IP簡化IC部署操作
CEVA推出UWB Radar超寬頻雷達平台 適用於汽車兒童感測系統
  相關新聞
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 從軟體洞察與案例分析塑造的 NPU IP 架構
» 多協議通訊系統提供更豐富的使用者體驗
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BD4V6BDKSTACUKT
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw