帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera Quartus II軟體14.1版擴展支援Arria 10 FPGA和SoC
 

【CTIMES/SmartAuto 編輯部報導】   2014年12月16日 星期二

瀏覽人次:【3584】

Altera公司發佈Quartus II軟體14.1版,擴展支援Arria 10 FPGA和SoC—FPGA業界具有硬式核心浮點DSP模組的元件,也是整合了ARM處理器的20 nm SoC FPGA。Altera最新的軟體版本可立即支援整合在Arria 10 FPGA和SoC中的硬式核心浮點DSP模組。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到1.5 TFLOPS。軟體還包括多項最佳化,加速Arria 10 FPGA和SoC設計時間,提高了設計人員的效能。

Arria 10 FPGA和SoC中整合IEEE 754相容浮點DSP模組,提高浮點DSP性能、設計人員的效能以及邏輯利用率。Quartus II軟體14.1版提供了高階工具流程,為硬式核心浮點DSP模組提供多種設計輸入選項,支援用戶迅速設計並實現解決方案,滿足各種需要大量運算的應用需求,例如高性能運算(HPC)、雷達、科學和醫療成像等應用領域。這些設計流程包括為軟體程式設計人員提供的OpenCL,為採用模型架構的設計人員提供的DSP Builder,以及為傳統FPGA設計人員提供的硬體描述語言(HDL)流程。與軟式核心的實現方式不同,硬式核心浮點DSP模組不會佔用寶貴的邏輯資源來實現浮點操作。

現在可以訂購Quartus II軟體14.1版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購支付之中。訂戶可以收到Quartus II軟體、ModelSim-Altera入門版軟體,以及IP基本套裝的全部授權,它包括Altera最熱門的IP核心。(編輯部陳復霞整理)

產品特色

‧增強設計空間管理器II(DSE II)工具加速了時序收斂,為用戶提供即時狀態和報告資料。資料可以用於和運算群組同時產生的多次編譯進行逐項比對。

‧最佳化的集中式IP分類和改進後的圖形使用者介面(GUI)有助於在一個位置進行儲存,易於找到所有訂製IP。

‧此外,Altera新的非揮發性MAX 10 FPGA在小外形封裝、低成本和即時啟動可程式化邏輯元件封裝中包含了雙配置快閃記憶體、類比和嵌入式處理功能。

‧增強JNEye序列鏈路分析工具進一步簡化了電路板層級的設計和規劃。JNEye工具結合Arria 10矽晶片模型,能夠模擬Arria 10設計中的傳輸線模型,估算插入損耗和串擾參數。

關鍵字: 處理器  FPGA  DSP模組  Altera  ARM  可編程處理器 
相關產品
瑞薩與英特爾合作為新款Intel Core Ultra 200V系列處理器提供最佳化電源管理
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
  相關新聞
» 松下汽車系統與Arm合作標準化軟體定義車輛 加快開發週期
» 2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
» Arm透過PyTorch和ExecuTorch整合 加速雲到邊緣端的人工智慧發展
» [COMPUTEX] Arm:真正使Arm與眾不同的是軟體生態系
» Arm:因應AI永無止盡的能源需求 推動資料中心工作負載
  相關文章
» 以協助因應AI永無止盡的能源需求為使命
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 車載軟體數量劇增 SDV硬體平台方興未艾
» 低功耗MCU釋放物聯網潛力 加速智慧家庭成形
» AI賦能智慧邊緣 行動運算處理器的時代革命

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.117.75.53
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw