帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
鈦思代理之Aldec發表改版的Active-HDL(7.2)
 

【CTIMES/SmartAuto 賴孟伶報導】   2007年01月29日 星期一

瀏覽人次:【2051】

提供ASIC及FPGA設計工具以及混合語言模擬的廠商-Aldec,於近日宣佈Active-HDL最新版本- Active-HDL 7.2,已於2006年12月11日正式上市。Active-HDL是一套以Windows為基礎,可支援FPGA/CPLD及ASIC設計輸入及驗證的平台。它可支援VHDL、Verilog、SystemVerilog、SystemC以及EDIF等從設計入門至硬體實現之完整流程。Active-HDL能提供所有設計最快之模擬速度,不論其原始碼語言或者target silicon,還包含嵌入式設備。

Aldec在台總代理鈦思科技表示,Active-HDL新版(7.2)增加了許多新的產品功能,例如:簡化了設計時的複雜度,提高生產力 ,加快行為層(behavioral)的速度;如:RTL、VHDL、Verilog、SystemC、SystemVerilog及EDIF的時間模擬速度等等。

Active-HDL新版(7.2)相較於以往的版本在效能上有大幅度的改進及提升,如:於SystemC的編譯速度加快了5倍;Verilog的編譯速度加快了2倍;VHDL則快了2.5倍。除此之外,利用SLP的技術可提升Verilog的模擬速度,從100%加快至150%,此一技術同時協助行為層的架構者提供實際的效能利益,尤其像是behavioral、gate和timing模擬等。透過Active-HDL的編譯器(compiler)可對Verilog及VHDL進行加密(encrypted)。

Active-HDL新版(7.2)改進了PLI/VHPI/VPI精靈的圖形化使用者介面。設計流程管理者(Design Flow Manager)也做了功能上的更新並可支援最新的合成(synthesis) 、佈局及繞線(place and route)、及其它供應商的工具,如:Actel、Altera、Lattice、Quicklogic及Xilinx等大廠。鈦思科技表示,Active-HDL是目前最具彈性且介面最易於使用的設計套裝軟體,它能夠協助工程師在單一整合的環境下執行所有的工作。

Active-HDL新版(7.2)同時改善了波型檢視器的速度,就好像控制滑鼠上的滾輪檢視功能一樣方便,能夠輕鬆地將畫面放大或縮小;波型檢視器裡也有一個一樣的控制器功能,只要按住CTRL鍵並利用滑鼠來回上下的動作即可控制,可以儲存之前檢視的畫面,並在2個cursors間觀看波型畫面。

關鍵字: Aldec  鈦思科技  其他儀器設備 
相關產品
鈦思科技參展「台灣國際電動車展」
MathWorks ®宣佈Simulink ®現已支援汽車生產開發AUTOSAR 4.0標準
MathWorks新平行運算技術可支援Real-Time Workshop
The MathWorks發佈MATLAB及Simulink新版本
鈦思科技正式引入AccelerEyes視覺運算解決方案
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» 無線通訊的未來--為無所不在的連接做好準備

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BD4R7FWUSTACUK1
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw