Silicon Labs (芯科科技)日前推出一系列高性能I2C可編程晶體振盪器(XO),提供最佳的抖動性能和頻率彈性。藉由低至95fs的典型抖動性能,Si544/Si549 Ultra Series?可編程XO為100/200/400G通訊和資料中心應用的高速28Gbps和56Gbps收發器提供最大的抖動容限。這些XO元件可產生200kHz-1.5GHz中的任意頻率,並且具備4ppt的調諧解析度,使單一元件即可滿足廣泛應用。
|
/news/2017/12/12/1610567470S.jpg |
Silicon Labs時脈產品資深行銷總監James Wilson表示:「光網路、超大規模資料中心和行動前傳/回程網路正朝更高速度發展,而這增加了對於超低抖動時脈解決方案的需求。透過選擇Silicon Labs的I2C可配置Si54x Ultra Series振盪器,系統設計人員可從容使用業界最具頻率彈性的可編程XO,並且能夠最大化SNR餘量,降低開發風險,確保一次設計即成功。」
Si544/Si549 XO支援高達4個預設、接腳可選的啟動頻率,接上電後元件工作頻率也可透過I2C介面輕鬆更改。此種配置彈性使單個振盪器可替代多個單頻、雙頻或四頻XO以及多工器(mux)元件。該系列元件可由單個1.8、2.5或3.3V電源供電,避免針對不同電源電壓使用不同XO型號的麻煩。Si54x XO的I2C介面支援高達1MHz(Fast-mode Plus)的更新速率,達到與廣泛ASSP、ASIC、SoC和FPGA的最高相容性。
Si544/Si549 XO支援3.2mm x 5mm和5mm x 7mm封裝,比相同封裝標準固定頻率XO提供更卓越的頻率彈性。此種相容性使硬體設計人員能透過I2C可編程XO進行原型設計,並在設計過渡到生產時輕鬆轉換使用固定頻率XO。
Si54x XO專為56Gbps收發器而設計。這些設計藉由脈衝振幅調變(PAM4)訊號傳輸串列資料。PAM4使用四級振幅訊號來增加每個通道的位元速率,同時保持頻寬不變。此種折衷使設計本質上更容易受到雜訊的影響。使用Si544/Si549元件等超低抖動參考時脈可最大限度提高訊噪比(SNR)餘量,有助於防止誤碼並保持訊號完整性。
Si544/Si549振盪器採用Silicon Labs先進的第4代DSPLLR技術,可在任何輸出頻率下提供超低抖動時鐘源。該系列元件可編程為200kHz-1.5GHz中的任何頻率,解析度為4ppt。
內建整合電源調節提供電源雜訊抑制功能,在高速網路和資料中心常見的吵雜環境中實現一致、可靠的低抖動操作。Si544/Si549 XO也可彈性、可靠的直接替換基於低抖動表面聲波(SAW)的振盪器,同時提供卓越的頻率容限和溫度穩定性。Si544/Si549振盪器支援所有普及的輸出格式,包括LVDS、LVPECL、HCSL、CML、CMOS和Dual CMOS。
除Si544/Si549系列產品外,Silicon Labs也正大力擴展其XO/VCXO產品系列以包含更廣泛的封裝選項。擴增的產品包括Si54x Ultra Series XO採用工業標準5mm x 7mm封裝、Si59x 通用XO/VCXO採用(3.2mm x 5mm)和Si51x 通用XO/VCXO採用(2.5mm x 3.2mm)。透過擴展產品陣容,使Silicon Labs能為客戶提供高性能振盪器的一站式服務。