安森美半導體,持續擴展其於高效能時脈及數據管理市場的優異表現,近日又推出MC100EP196。這是一款射極耦合邏輯(ECL)可程式延遲晶片,對網路系統、圖形產生、和脈衝等具有輔助的調頻輸入功能可以去除時脈歪斜;在測試、儀器設備中則具有數據格式化之功能。
由於半導體零組件正朝向更高頻率發展,目前標準延遲元件的精確水準已不足以控制先進網路系統的時序信號。設計者也為了電路板上,因訊號抵達時間不斷縮短的拓樸差異而造成的時序信號間的歪斜而大傷腦筋。而這些高性能系統的測試和度量,也要求設備在頻率大幅提高時具有趨近完美的信號。MC100EP196正是這些設計上重要需求的解決方案。
安森美半導體表示,在工作頻率大於1.2 GHz時,MC100EP196提供和MC100EP195一樣高的效能。MC100EP195是一款3.3V, 5V ECL可程式延遲晶片,其延遲時序在每10 ps中介於2.2和12.2 ns之間。MC100EP196又加入了一個微調 (FTUNE)輸入特性,可提供在0 ps和60 ps之間輔助的延遲可程式能力,以因應最新的高速應用所不斷要求的準確度。此擴展的可程式能力使得當定時訊號不一致時,也不須重新旋轉、重新組裝、及重新測試電路板。
MC100EP196可接受射極耦合邏輯(ECL),互補金屬氧化半導體(CMOS) 以及電晶體電晶體邏輯(TTL)。這提供了系統設計者直接以微控制器對MC100EP196編寫程式,而不需特定的程式電路。
MC100EP196分別與PECL或NECL模式中的正極和負極參考低電壓3.0V至3.6V系統供應相容。所需要的延遲,是由一閉鎖生效(LEN)控制上的高訊號所閉鎖的十個可程式數據選擇輸入D[0:9]所選擇的。安森美半導體藉由提供MC100EP196一額外的接腳以串聯多個元件,更擴大了可程式的範圍。
安森美半導體高頻產品市場發展總監Mike Radhanaut表示:「MC100EP196的整體表現以及其多重用途,正好提供了克服三種主要設計障礙的理想途徑。經由MC100EP196,系統設計者能有效的矯正不一致的時脈訊號,改良測試脈衝的產生,以及格式化自動測試設備 (ATE) 數據。」