高效能模拟与混合讯号IC厂商Silicon Labs(芯科实验室有限公司)宣布推出线上频率树客制化工具,此项工具旨在降低包括高速网络、通讯和数据中心设备等各类型互联网基础设施应用的频率树设计复杂度。Silicon Labs的新型Clock Tree Expert工具使嵌入式开发人员能在几分钟内生成理想的频率树架构,同时简化系统设计、减少物料成本(BOM)和加速产品上市时间。
|
/news/2014/09/19/1435368280S.jpg |
现今网络和通讯设备设计人员承受着高性价比产品不断推陈出新的压力。相较于以往,时序组件的选择和频率树设计显得更加重要,因为时序芯片需为高速10/40/100G数据应用提供低抖动时序参考,并且对系统级效能具有重要的影响。硬件设计人员为应用程序选择频率树时,必须确保关键的抖动效能参数具备足够的设计裕量,并且要尽量减少频率组件数量。对于互联网基础设施应用而言,选择频率、振荡器、抖动衰减器和缓冲器的最佳组合是一项艰巨和耗时的任务。
身为领导业界之一站式时序产品供货商,Silicon Labs致力于为客户提供简化组件选择和频率树开发的设计工具。藉由Silicon Labs的DSPLL和MultiSynth技术,Clock Tree Expert网络工具解决了频率树设计对于开发人员的沉重负担,使其可采用高整合度、低抖动和频率灵活的最佳频率和振荡器组合,达成最少组件数量的频率BOM。
Clock Tree Expert工具简单易用。用户只需简单的输入所需的频率、频率路数和讯号格式,工具就会在几秒钟内生成可使用的最小频率组件的频率树。另外,具有经验的用户也能使用该工具的「Build Your Own」环境为其所需的确切规格设计频率树。Clock Tree Expert能够引导用户找到最佳频率IC,并保存和共享频率树设计、生成BOM列表、订购样品。再加上低于两周之业界最短交货时间,使Silicon Labs的频率工具显著加快了产品上市的时间。
除了简化频率树设计,Clock Tree Expert并于在线提供Silicon Labs的完整频率产品信息和数据手册。藉由客制化选项能自动为开发人员展现Silicon Labs的客制化频率工具套件,生成客制化的石英振荡器(XO)、压控石英振荡器(VCXO)、CMEMSR振荡器和CMOS/差动频率产生器的组件型号(www.silabs.com/custom-timing)。
Silicon Labs时序产品营销总监James Wilson表示:「随着高速互联网基础设施设备需求不断成长,频率树架构的复杂度也随之提高,因此我们一直致力于协助开发人员提升快速和简易的频率树设计。Silicon Labs的Clock Tree Expert工具经由自动创建和客制化频率树使嵌入式开发人员迅速成为时序专家,加速整体硬件设计的过程。这个高效工具可产生建议使用的组件,用户很容易由Silicon Labs广泛的产品中选择最佳的时序组件组合。」