Mentor Graphics公司(明导)推出用于Veloce硬体模拟平台的新型应用程式,自此迎来了硬体模拟的新纪元。新型 Veloce Apps包括 Veloce Deterministic ICE、Veloce DFT 和 Veloce FastPath,可以解决复杂SoC和系统设计中的关键系统级验证难题。这些应用程式在升级的 Veloce OS3 作业系统上运行,而新的作业系统极大加快了设计编译周期、闸级网表流程和波形产生时间(time to visibility)。相比以硬体为中心的策略,Veloce OS3上的Veloce Apps可以更快速地向更多工程师提供更丰富的功能。新一代的硬体模拟采用了基于应用程式的策略,可以快速扩展用于SoC和系统设计验证的硬体模拟使用模型。
|
新型 Veloce Apps可应对内电路硬体模拟(ICE)调试、良率提升与晶片量产与闸级验证等领域的关键挑战。 |
每种新型 Veloce Apps均可解决一项特定验证问题:
‧ Veloce Deterministic ICE 加入了 100% 电路侦错可见性和错误可重复性,从而克服了内电路硬体模拟 (ICE) 环境的不可预知性,并可使用其他「基于虚拟的」使用模型;
‧ Veloce DFT 可提升下线之前的可测试性设计(DFT)验证速度,从而最大程度地降低了灾难性故障的风险,并极大减少了 DFT 电路插入后验证设计的执行时间;
‧ Veloce FastPath 可在以更快速的模型执行速度验证大型多时脉 SoC 设计时,优化硬体加速模拟性能。
这些新型 Veloce Apps已加入 Veloce Power、Veloce Enterprise Server 和其他应用程式中,扩大了可用于 Veloce 硬体模拟平台的软体创新阵容。 Mentor 将继续扩充Veloce Apps库,以引入新方式确保电路设计能如期完成并满足其功能和性能规范。
Veloce OS 作业系统为Veloce平台增加了软体可程式设计性和资源管理,使其更容易添加可提高硬体模拟加速器投资回报(ROI)的全新使用模型。这些新型 Veloce 硬体模拟功能展示了当创新软体在功能强大、符合要求的硬体和可扩展作业系统上运行时,相比以硬体为中心的策略,其如何更快地发现设计风险。硬体模拟已有四十年的发展历史,在开拓主流市场后,Veloce 硬体模拟平台已成为硬体、软体和系统验证流程中的强大资源。
「Mentor 持续透过用于Veloce 硬体模拟平台上应用程式基础的策略展示其技术领导力,」Mentor Graphics硬体模拟部副总裁兼总经理Eric Selosse 表示:「这些最新的创新提升了我们客户的整体验证产量性能。而专注于特定SoC 和系统级挑战的软体应用程式,也推动着硬体模拟的发展。」
Veloce 硬体加速模拟平台是 Mentor Enterprise Verification Platform(EVP)的核心技术。 EVP 通过将高级验证技术融合在一个综合性平台中,提高了ASIC和SoC功能验证的生产率。目前被认为是通用的验证工具,专案团队将硬体模拟用于硬体侦错、软硬体协同验证或整合、系统级雏型制作、低功率验证和功率估计以及找出设计性能特征。
产品特色
‧ 整合全新的高性能计算平台,减少50%的编译时间。
‧ 更快速的闸级流程「随插即用」,能接受平面或阶层化的网表设计。此流程可减少编译所需的记忆体量,从而提高性能。新的流程可以更加轻松地载入和验证闸级设计,提高下线量产的可信度。
‧ 结合了从执行时间到侦错周期的软体和硬体改进,实现了 200% 的更快波形可见性时间。