Actel公司宣布其免费的Libero Gold整合设计环境 (IDE) 现可针对高达一百万闸的设计提供扩大的器件支持。用户只需下载并安装一个小型软件包 (即Libero 7.0 IDE Service Pack 1 (SP1)) 到现有的Libero 7.0 IDE软件中,便可立即使用Actel的FPGA开发百万闸的设计。此一免费的扩大软件包支持所有Actel单芯片器件系列,包括低成本的ProASIC3和具ARM7功能的ProASIC3 FPGA系列,以及全球第一款混合信号FPGA,即Actel的Fusion 融合可编程系统级芯片 (PSC)。
针对 Actel Fusion PSC,Libero 7.0 SP1 还提供业经改善的 SmartGen Fusion IP 接口设备产生流程,可简化模拟系统建构组件 (Analog System Builder Component) 的配置。此外,该软件包也包含升级的算法,能大幅提升 Actel 以反熔丝为基础的高性能 Axcelerator FPGA 器件之布局布线效率及结果质量(QoR) 。针对 Axcelerator 时序驱动布局 (timing-driven layout) 的 5 个级别已经进行调校,可于“快速模式”下作业,提供高达两倍的运行时间性能及改善的 QoR。
Actel应用解决方案高级营销总监庄正一表示,「新软件工具组的推出落实了Actel的承诺,为用户提供易用及具成本效益的工具来进行高性能的设计。除了可以让客户免费进行高达百万闸的设计外,该软件包还支持Actel Fusion PSC和具ARM7功能的ProASIC3器件,使得客户能立即开展其混合信号和嵌入式系统设计。」