Xilinx(美商赛灵思)宣布将展示序列链接技术的最新开发成果,此新技术可降低序列数字接口的成本与功耗,并能快速采纳最近兴起的DisplayPort与以太网络AVB协议。此项创新的关键核心就是能简化完整广播级音频与视讯接口解决方案的开发流程,并在单一可编程组件中同时支持SD、HD、以及3G-SDI等标准的Xilinx Broadcast Connectivity Targeted Design Platform 设计平台。这些新功能为专业广播级系统加速上市时程及突显产品特色。
赛灵思运用Xilinx Virtex-6与Spartan-6 FPGA,其通用平台方案能支持广播级音频、视讯、以及网络链接等应用方面,具有可扩充效能及节省成本的效益。赛灵思的广播链接平台并结合支持HD视讯的低成本、低功耗序列收发器,可运用在各种专业广播级产品的FPGA方案。此产品亦结合赛灵思新型DisplayPort接口LogiCORE智财(IP)核心,可在专业与消费性屏幕上传送与接收序列数字视频内容。
赛灵思将针对广播链接平台推出一系列锁定特定市场的开发工具包,让研发业者能快速着手运用特定的参考设计方案与开发板,之后再视需要修改设计内容,以因应特定功能与其应用设计目标的需求。特定应用包括相机、交换器、路由器、编码器、专业屏幕、以及剧院级投影机。