Anasift开发模拟IC设计软件的电子自动化设计工具,为模拟IC的EDA工具供货商。近日内,推出适用于模拟IC设计的测试版(Beta版)—Ampso-OADFM,视为DFM的优化工具。DFM为使设计人员所设计的芯片能够在良率可接受的范围内,正确无误地被制造出来。而Ampso-OADFM的设计,嵌入了现有的模拟设计流程,包括Cadence、Synopsys和Mentor Graphics的工具。
Anasift表示,该工具为模拟设计的优化,提供了更好的可制造性和良率。Anasift创始人兼总裁J.J. Hsu认为:「采用嵌入其中的Ampso模拟优化引擎,Ampso-OADFM可以优化模拟电路设计,以维持优异的模拟性能,并观察制造过程的不确定性与变化引起可能的特色波动。DFM一直为IC产业的热门话题,只不过大多数人都关注数字IC。但是,70%的SoC都是混合讯号芯片,而模拟电路对制程的变化更敏感,且容易出现缺陷。」
所以,Ampso-OADFM结合了Anasift公司的Ampso模拟优化工具引擎,以满足模拟电路设计中DFM的晶体管级优化需求。此包括运算放大器、模拟缓冲器、比较器、电压调整器、线驱动/接收器、互阻放大器及其它电路。而日前Anasift推出的测试版AASpice仿真工具,则锁定在若干应用中,高性能的模拟IC设计。