Altera公司10日宣布正式发售6.0版Nios II嵌入式处理器和Nios II嵌入式设计套件(EDS)。Nios II EDS提供32位、单精度、IEEE 754兼容浮点运算的支持,含有最近发布的Nios II C语言至硬件加速(C2H)编译程序。此外,Altera更新了Nios II嵌入式处理器,提高了设计人员构建多处理器系统的效率。
|
/news/2006/05/10/1817515919.jpg |
Altera亚太区营销总监梁乐观表示:「Nios II C2H编译程序和浮点运算支持提高了嵌入式软件开发人员的灵活性,帮助他们提高设计性能,突出了Nios II处理器做为FPGA计算平台所具有的产品及时面市的优点。6.0版Nios II处理器和EDS的这些特性进一步扩大了Altera在嵌入式系统市场的领先优势。」
浮点支持是Nios II订制指令的一部分。订制指令将软件运算卸除给硬件,在提高CPU性能方面具有很大的灵活性。用户选择该功能后,预先构建好的浮点订制指令被自动加入到CPU数据信道中,利用专用硬件来完成所有的后续浮点运算。软件编程工具链完全支持浮点订制指令,为设计人员提供了完全透通的编程模型。
Nios II C2H编译程序是Nios II用户的效能工具。它从根本上提高了嵌入式软件的性能,将性能要求较高的C语言子程序自动转换为硬件加速器,整合到采用FPGA的Nios II子系统中。