安捷伦科技(Agilent Technologies Inc.)于2012年度美国亚利桑那州举办的Electrical Performance of Electronic Packaging and System (EPEPS)研讨会中,展示了旗下最新的高速数字设计解决方案。
随着数字信号的速率达到 gigabit 水平,「无法预测」已经成了常态,使得工程师在设计这些高速数字信号时,面临着各种前所未见的挑战。安捷伦高速数字设计解决方案包含完整的数字测试工具,可协助工程师克服Gigabit数字设计的挑战,以便完成设计与仿真、分析、除错,进而开发出兼容的设计。
安捷伦专家于EPEPS 2012中展示了SystemVue 2012.06软件套件。设计工程师可以使用这套软件,来建立高速数字芯片对芯片(chip-to-chip)和机架到机架(rack-to-rack)链路所需的中信道(mid-channel)中继器和光链路模型,比起使用C语言来进行手动编码,可省下好几个月的编程时间。
这些模型之后可送交中继器和光链路客户,好让他们使用ADS先进设计系统中的瞬时/回旋仿真器,将模型整合到完整的端对端信道仿真。
安捷伦首席研发工程师Fangyi Rao同时也在Channels and Memory Interface讲座的《频率信道抖动放大之时域分析》课程中,与Juniper Networks技术主管Sammy Hindi共同发表演说。此研讨会详细信息在epeps.ece.illinois.edu/program.html。