益華電腦(Cadence)日前表示,該公司Encounter數位IC設計平台的核心部分-NanoRoute繞線器,已經協助完成第一百套的IC設計成功案例。Cadence表示,從十八個月前產出第一套光罩以來,NanoRoute就一直被應用在微處理器、網路、繪圖、電信通訊及其他各種設計的ASIC/ASSP和COT設計方法中。NanoRoute新一代以圖形為架構的繞線器可提供良好的速度和能力,同時還可以同步進行繞線及導線最佳化處裡;而這些都是奈米設計中最關鍵的功能。
摩托羅拉半導體產品事業部、技術系統及軟體部副總裁Dave Mothersole表示,『我們已經選擇NanoRoute作為130和90奈米設計的標準繞線器。而在以繞線為主的時脈收斂和訊號完整性預防方面,NanoRoute都確實展現出極大的優勢,讓我們可以快速推出包含數百萬個閘極的130奈米設計用光罩。』
Cadence指出,NanoRoute可同時產生避免擁擠,以及保護時脈和訊號完整性的連接導線,並進行最佳化處理;而其中最佳化的作業則是在進行細部繞線時同步完成,並針對目前各種現有的拓撲結構,和繞線資源、時脈及對訊號完整性的影響,提供完整的經驗和知識。NanoRoute也可對最後完成的繞線進行最佳化,以便縮短關鍵路徑的延遲時間、降低訊號完整性上的問題對連接導線的影響,並改善整體的製造效能。
NEC電子技術基礎開發部總經理Kazu Yamada表示,『NEC電子之CB-12和CB-130,分別是以150nm和130nm技術為主的ASIC產品,且我們選擇了NanoRoute Ultra作為其中一項繞線引擎。而在採用NanoRoute針對多項大型設計案例後,讓我們對這項產品在SI分析和預防上的優勢印象深刻。在進行設計收斂時,它可以幫助我們大幅縮短整個作業的執行時間。我們也期望NanoRoute可以在我們下一個世代、90nm以下的繞線技術中,展現其無窮的潛力及優勢。』