帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
美獨立密碼專家發明多核記憶體晶片架構
 

【CTIMES/SmartAuto 籃貫銘 報導】   2008年01月20日 星期日

瀏覽人次:【5837】

外電消息報導,美國加州一位獨立安全密碼專家Joseph Ashwood日前表示,已研發出一種新的記憶體晶片架構,透過並行與同時執行多個記憶體晶片的方式,來因應多核心處理器的運算需求。

Ashwood的記憶體架構,把單個記憶體晶片上的儲存陣列旁的智慧控制器電路集合在一起,提供能同時並行數百個讀取的流程,將數據讀取量提高,並降低平均讀取的時間。

Ashwood表示,新的記憶體架構使用了光纖技術的部分功能。這種記憶體架構可並行讀取記憶體晶片的儲存單元,打破過去利用串列方式的瓶頸。這種瓶頸也阻礙了快閃記憶體的應用,而這種架構適用於任何記憶體晶片的存儲單元。

Ashwood指出,與DDR記憶體相比,他的架構是深入到記憶體晶片內部,重新組織儲存單元讀取的方式,進而更有效地使用這些儲存單元。據了解,目前DDR2記憶體的數據傳輸速度最快為每秒12GB,而新的記憶體架構則可達到每秒16GB。

目前,這個架構仍未實際研發完成,只是學術上的設計,僅僅完成了軟體模擬。距離實體產品的開發,還需一段時間。

關鍵字: 多核心  Joseph Ashwood  微處理器  快閃記憶體 
相關新聞
CES 2017: Socionext展現全新多功處理分散式伺服器千核效能
ARM首款基於台積公司10奈米FinFET多核心測試晶片問世
<COMPUTEX>ARM:多核心是趨勢
Nvidia嗆Intel:摩爾定律已死
企業預算回流 Intel vs. AMD多核處理戰開打
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BP9AMP2WSTACUKM
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw