Altera公司宣佈,Stratix III FPGA在其LVDS I/O上支援序列Gigabit媒體獨立介面(SGMII)。Stratix III LVDS I/O的介面速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支援不含收發器的三速乙太網路(10/100/1000 Mbps)介面。Stratix III FPGA是首款在LVDS接腳上支援Gigabit乙太網路SGMII的可編程邏輯元件,降低每項元件的成本和功率消耗,並可提供更多的介面。
Stratix III FPGA的SGMII I/O支援元件可透過小型可插拔(SFP)光纖模組來連接Gigabit乙太網路埠。用戶使用Stratix III FPGA的LVDS通道,可以在多埠應用中整合較多的Gigabit乙太網路通道,例如96埠SGMII交換器等。
Altera公司高階產品行銷資深總監David Greenfield評論表示:「Stratix III FPGA首次同時實現了低功率消耗、高性能和大容量,大大提高用戶端的價值。除此之外,Stratix III FPGA LVDS I/O的高速資料以及低抖動性能為固網應用提供極具成本競爭力的SGMII Gigabit乙太網路介面。」
Stratix III FPGA LVDS通道之所以能夠支援Gigabit乙太網路SGMII,是因為其架構具有較低的抖動特性,支援動態相位對齊(DPA)和軟式核心時鐘資料恢復(CDR)模式。軟式核心CDR在可編程架構中以IP的形式實現,可從嵌入時鐘的資料中提取時鐘,支援SGMII。