帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 新聞 /
東芝記憶體開發用於深度學習處理器的高性能演算法和硬體架構
 

【CTIMES/SmartAuto 報導】   2018年11月07日 星期三

瀏覽人次:【3259】

東芝記憶體宣布成功開發出用於深度學習處理的高速、高能源效率演算法和硬體架構,可減小識別準確度的下降幅度。該款用於在FPGA上實現深度學習的新處理器的能源效率是傳統產品的4倍。這項技術成果於11月6日在臺灣舉行的2018年IEEE亞洲固態電路會議(A-SSCC 2018)上公諸於眾。

深度學習計算通常需要大量的乘積累加(MAC)操作,因此帶來了運算時間長、能耗高等問題。儘管已經提出了一系列可減少表示參數(位元精度)的位元數的技術來減少總計算量,而且其中的一種演算法可將位元精度降至一兩位元,但是這些技術同時又帶來了識別準確度下降的問題。東芝記憶體株式會社所開發的新演算法可最佳化每層神經網路中各個篩選器MAC操作的位精度,減少MAC操作。使用新演算法可以減少MAC操作,減小識別準確度的下降幅度。

此外,東芝記憶體株式會社成功開發出一種名為位元並行(bit-paralle)方法的新硬體架構,適合於不同位元精度的MAC操作。該方法將各種不同的位元精度逐一劃分為一位元並且可在無數MAC單元中並存執行1位元操作。與串列執行操作的傳統MAC架構相比,該方法可顯著提高MAC單元的利用效率。

東芝記憶體株式會社利用各種不同的位元精度和位元並行MAC架構在FPGA上實現了一種深度神經網路——ResNet50。以ImageNet影像資料集的影像識別為例,歸功於上述技術的支援,識別影像資料的運算時間和能耗均降低至25%,與傳統方法相比,其識別準確度的下降幅度減小。

預計將在各種設備中實現人工智慧(AI)。所開發的用於深度學習處理器的高速、低能耗技術可望應用於各種邊緣設備,例如智慧型手機和HMD以及需要低能耗的資料中心。

關鍵字: 深度學習  東芝(Toshiba
相關新聞
東芝推出高額定無電阻步進馬達驅動器TB67S559FTG
臺鐵全新E500型電力機車通過DEKRA德凱IV&V認證
貿澤電子供應Toshiba各種電子元件與半導體
Toshiba推出新款輸出耐壓為900V的汽車光繼電器
Toshiba推出新款 2:1多工器/1:2解多工器開關
comments powered by Disqus
相關討論
  相關文章
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介
» 最佳化大量低複雜度PCB測試的生產效率策略
» 公共顯示技術邁向新變革


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8B8DP34AKSTACUKZ
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw