帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 新聞 /
Altera、InterNiche和MorethanIP為Nios II提供聯網參考設計
 

【CTIMES/SmartAuto 報導】   2005年06月29日 星期三

瀏覽人次:【798】

Altera、InterNiche和MorethanIP宣佈提供Altera Nios II嵌入式處理器聯網參考設計。該參考設計在100 Mbit鏈路上通過TCP/IP技術實現超過60 Mbit的傳輸量,嵌入式設計人員可以在需要大傳輸量網路連接應用中,充分展現其靈活性、高性能和易用性。

嵌入式設計人員可以使用Altera SOPC Builder工具和Nios II整合開發環境(IDE)來訂製採用MorethanIP MAC-NET內部核心和InterNiche NicheStack IPv4軟體堆疊的參考設計。SOPC Builder使系統工程師能夠在系統中的Nios II處理器、MAC-NET內部核心和其他週邊之間快速加入、編輯、指定連接。然後採用高性能Avalon交換架構將所有周邊連接在一起,使MAC-NET內部核心能夠透過本地記憶體資源高效地傳送資料。Nios II IDE提供軟體發展環境,採用InterNiche元件堆疊構建、除錯、配置各種軟體應用。

MAC-NET內部核心支援10/100/1000 Mbit乙太網路連接,其第三層和第四層高性能校驗模組可加速支援InterNiche NicheStack TCP IPv4、IPv6以及用戶數據報協議(UDP)通訊協定的網路運轉。InterNiche NicheStack IPv4為開發人員提供可配置的TCP/IP協定組,帶有管理和安全協定,包括簡單網路管理協定(SNMP)、安全插件層(SSL)、IP安全(Ipsec)和嵌入式HTTP伺服器,以及對IPv6的無縫式支援。

關鍵字: 可編程處理器 
相關新聞
企業永續資訊揭露為接軌國際市場的準則
眾福科赴德國慕尼黑電子參展 商用智能充電站顯示器首度亮相
英飛凌2024會計年度營收利潤雙增 預期2025年市場疲軟
英飛凌推出全球首款易於回收的非接觸式支付卡技術
三菱電機將交付用於xEV的SiC-MOSFET裸晶片樣品
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.135.213.83
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw