Cadence益华计算机与工业界16/32位嵌入式RISC处理器解决方案的厂商–ARM(安谋国际),宣布推出加入了Encounter RTL Compiler合成功能的更新版ARM-Cadence Encounter参考设计方法。这是ARM与Cadence益华计算机建立设计链合作关系的第一年中,所达成的一项重要的里程碑。透过这项最新的合作案,进一步显示双方致力于运用ARM的各项核心处理器,以提供其客户更高的硅晶圆设计质量(Quality of Silicon),并让硅晶圆设计链有优化的效果。
Cadence表示,更新版ARM-Cadence益华计算机参考设计方法,以Cadence Encounter数字IC平台为基础,提供ARM的客户完整的、以连接线为中心的RTL-to-GDSII 实行作业。在Encounter平台中整合了新一代的技术来进行以连接线为中心的设计,并采用RTL Compiler进行合成、用First Encounter进行硅晶圆虚拟原型设计、用NanoRoute进行讯号完整性绕线、用CeltIC及VoltageStorm来进行签证用的讯号完整性作业。这个更新版的参考设计方法,可以让客户改善QoS、建立新的硅晶圆质量矩阵,并在完成连接线设计后评估其正确性。