Altera宣布发表DSP Builder版本5.1,能够为数字讯号处理(DSP)设计工程师提供新的仿真能力。DSP Builder开发工具版本5.1能够让工程师在The MathWorks Simulink环境──这种采用模型式架构的设计之中,仿真导入HDL设计。使用这种新功能,高速数字应用工程师可以透过结合其HDL架构的设计与既有的Simulink与DSP Builder模型,缩短开发时间。
DSP Builder可让工程师在一个具备算法亲和性的环境中,建立采用硬件表述的DSP设计,以缩短DSP设计的周期。版本5.1让工程师可以同时合并多重HDL模块或Quartus II软件的设计项目,为每个模块建立个别的仿真模型,可让设计师在同一个设计环境中,使用标准的Simulink/DSP Builder架构的模型来仿真HDL模块。此外,该工具让套用与重复使用既有的设计成为可能的作法,这对大型的控制逻辑,或是将具有DSP Builder的DSP数据路径的复杂状态机子系统来一起仿真是相当关键的要素。