Avant!日前表示,韩国知名的交换器芯片组设计公司Paion选用该公司最先进的Astro-实体优化布局绕线系统工具,作为设计自动化解决方案,透过Astro快速高速的设计收敛效能,完成其系统单芯片设计。Paion芯片组公司的产品主要是可高度扩充的 1-Gigabit 和10-Gigabit 以太网络第三层通讯处理器以及网络集线交换器光纤模块。 Paion公司技术总监Chong-Min Kyung博士表示:「在这么强调实时上市的时局中,为了完成成功的设计,我们最先进的以太网络交换器芯片组要求最高等级的设计工具。在看过、比较过目前有的实体设计工具后,不论在设计效能(design performance)、运行时间(turn around time),Astro较其他工具优越的功能不仅令人高兴,并让我们更坚信Astro正是我们所追求的解决方案。」
同时也是韩国先进科技研发中心(KAIST)享有盛名的教授,Chong-Min Kyung博士进一步提到:「Astro 不仅容易操作,更结合在Milkyway数据库下之SinglePass-SoC设计流程中,这将同时让我们在芯片设计上的生产力受惠。」
Avant!表示,Astro是最早能快速适用于超深次微米设计收敛的EDA工具。两个关键性突破的技术,PhySiSysTM 技术及Milkyway-DUOTM架构,提升Astro得以及时完成包括时序、频率、信号整合、功率整合、die size及生产良率等超深次微米设计的复杂要求,透过更高效率的制程,最后能更快地、更容易使用的及更不占内存的完成设计收敛。与Apollo-II相比,Astro的芯片速度提高10%、runtime提高3倍、内存使用率却只有原先的一半。 前达科技总裁罗升俊博士表示:「Astro优越的技术加上它结合在Milkyway数据库下之SinglePass-SoC设计流程中,将使客户在最大的系统单芯片设计上更快获得设计收敛。Avant!在更先进地超深次微米设计收敛技术的领导地位,因Paion采用Astro而再一次受到肯定。」