Xilinx(美商智霖公司)宣布与Motorola公司合作研发最新发表的RapidIO互连架构。 Motorola 计画采用Xilinx FPGA技术结合RapidIO 智慧财产或核心程式,以应用在未来内建RapidIO技术的Motorola产品研发上。同时,Xilinx亦将采用由Motorola研发的汇流排功能模组,应用于Virtex-II FPGA元件的Xilinx RapidIO核心程式。汇流排功能模组是用来测试RapidIO解决方案功能的软体模组。 RapidIO架构最初是由Motorola 与Mercury Computer Systems共同研发,并于今年二月对外发表。
Motorola公司系统架构部经理Sam Fuller表示:「我们非常高兴能与Xilinx合作,在RapidIO技术标准上建立强大的工作团队。采用Xilinx FPGA技术所研发的RapidIO将在我们未来的产品研发计画以及我们的顾客系统中扮演重要的角色。」
Xilinx台湾区总经理赖炫州表示:「Xilinx希望透过与Motorola的合作加速RapidIO技术的市场接纳度。宽频互连技术对于网际网路基础建设设备制造商而言,其重要性日渐升高。我们有信心与Motorola的合作将能加速我们的脚步,为顾客提供完全相容的RapidIO解决方案,让客户能建立新一代的宽频设备。」
RapidIO 互连架构以开放性的标准技术提供给RapidIO 交流协会(www.rapidio.org)的成员。 RapidIO 技术是一项新世代、封包型、交换结构的互连技术,支援各种经过高频宽与低延迟传输最佳化设计的嵌入式系统。初期的建置预计将支援每秒1Gbyte以上的流量与250MHz以上的运作时脉。