明导国际(Mentor Graphics)正式宣布Olympus-SoC布局绕线系统针对台积电40奈米制程的芯片设计流程已获台积电测试认可,并立即供应客户使用。该项测试包含了手持式组件与无线装置所用的高效率40奈米低功耗(LP)制程以及效能导向的中央处理单元(CPU)、图形处理单元(GPU)、游戏机台及网络组件所用的40奈米通用型(G)制程。Olympus-SoC提供多角多模集成电路实现平台使得时序、功耗、讯号完整性及制造过程中的变异性等因素能够同时进行优化。
除了满足台积电40奈米制程所有的需求而获得认可之外,明导国际次世代的布局绕线系统Olympus-SoC能够进行分析并同时将因制程边角、生产过程及设计模式所产生的变异予以优化。凭借着拥有专利的多角多模技术与极精简的数据模型,Olympus-SoC全面性地处理在最具领先优势的制程节点上所发生的效能、容量、上市时程与变异性等众多挑战。该项产品强调的特点包括适应性的变异处理引擎、多角多模时钟树合成(MCMM CTS) 、针对可制造性设计(DFM)考虑的绕线系统、内含具备签发(signoff)质量的时序分析引擎、多角多模讯号完整性处理以及先进的芯片整合能力。除此之外,Olympus-SoC系统目前更提供任务导向型平行处理技术使得时序分析与优化等工作能够平行执行,进而达到执行所需时间的改善。以一个使用8个CPU核心的环境为例,时序分析的工作可提供多达7倍的运行时间的改善,而在设计收敛的优化工作方面也可将工具运行时间缩短至只使用1个CPU情况下的四分之一。该项解决方案已在各种不同应用领域中完成了许多流片成功(tape-out)的工作而获得充分的验证。