市調機構RBC Capital Markets最新發佈的研究報告指出,2004年IC設計活動有可能蓬勃發展,帶動EDA工具的需求有所成長。該研究還發現,大多數晶片設計師2004年仍將保持在130奈米的領域。此外設計收斂、驗証和訊號完整性仍然是晶片設計師最關注的三大重點。
該研究調查了電子設計工程師和工程小組之管理階層,部份回覆還有來自於CAD工具經理。其中消費電子和通訊類是最為活躍的領域。研究顯示,ASIC和FPGA設計師打算在2004年轉向更高閘數。幾乎半數的ASIC和FPGA設計預計將為500萬閘或者更高。
約有46%的受訪者目前正從事少於200萬閘的設計,29%正進行200到500萬閘的設計,14%為500萬到1000萬閘設計;其餘的對象正展開的設計至少為1000萬閘。然而,向90奈米轉移的速度卻相當緩慢,只有4%的調查對象目前進行的是90奈米設計,但21%的人士認為他們的下一個設計將會是90奈米。
研究人員並預測,EDA產業2004年可望獲得5%到10%的營收成長;而儘管Synopsys和Cadence仍然是調查對象的主要EDA供應商,但也表示希望能多採用其它供應商的工具。