帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 新聞 /
JEDEC協會推出新低電力記憶體標準「LPDDR2」
 

【CTIMES/SmartAuto 報導】   2009年04月09日 星期四

瀏覽人次:【5309】

美國JEDEC固態技術協會(JEDEC Solid State Technology Association)日前宣佈,將推出「JESD209-2 Low Power Double Data Rate 2;LPDDR2」低電力記憶體的新標準。此標準計劃用於智慧手機、手機、PDA、GPS及掌上型電玩等行動產品上。

JEDEC表示,LPDDR2具有三種主要特徵。一、較前一代LPDDR具備更大的節能技術支援;二、支援Flash RAM和SDRAM共用介面;三、擴大支援的記憶體容量和特性範圍。

 其主要標準內容分別如下:

項目

內容

節電性

在介面(I/O)與內部的電壓和內部電壓兩方面,原來的LPDDR為+1.8V,而此次的LPDDR2還支援+1.2V。並支援更新部分記憶體陣列的「Partial Array Self Refresh」和「Per-Bank Refresh」。

共用介面

快閃記憶體和SDRAM可共用介面。此設計可降低控制器的針腳數,提高記憶體子系統周圍的安裝密度。

特性與容量

支援的工作頻率為100MHz~533MHz。數據位寬為×8、×16和×32。有2bit和4bit兩種。快閃記憶體容量為64Mbit~32Gbit,DRAM為64Mbit~8Gbit。

關鍵字: LPDDR2  LPDDR  快閃記憶體  SDRAM 
相關新聞
台灣美光台中四廠正式啟用 將量產HBM3E及其他產品
攜手格芯 Microchip開始量產28奈米SuperFlash嵌入式快閃記憶體
旺宏OctaFlash快閃記憶體 獲車輛安全標準ISO 26262 ASIL D認證
美光發布記憶體擴充模組 加速CXL 2.0應用
NetApp Partner Sphere合作夥伴計畫 解決現今快閃記憶體和雲端客戶複雜需求
comments powered by Disqus
相關討論
  相關文章
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介
» 最佳化大量低複雜度PCB測試的生產效率策略
» 公共顯示技術邁向新變革


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA6J0H9YSTACUKU
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw