Mentor Graphics於日前宣佈,該公司正在擴大設計規則檢查以及佈局與線路圖比對實體驗證工具的應用範圍,以便支援IBM矽鍺元件混合信號製程系列。IBM矽鍺元件製程成為Calibre實體驗證工具所支援眾多晶圓代工廠製程中最新的一員。根據雙方協議,規則檔案將由Mentor發展,由IBM認證並直接提供給客戶,這與Mentor支援IBM CMOS製程家族的方式完全相同。
IBM微電子公司技術行銷經理Kevin Brelsford表示,Calibre成為IBM矽鍺元件設計工具正反映了有越來越多的客戶對Mentor的實體驗證工具感到興趣;新Calibre規則檔案的主要目標是協助雙方共同客戶,讓他們執行混合信號系統單晶片設計的實體驗證。
Calibre業務部門行銷經理Anthony Nicoli表示,有些工具傳統上是以數位設計為主要支援對象,有些則較適合類比設計流程,但我們客戶卻能將Calibre用於類比、數位與混合信號設計流程,證明這套工具與設計型態無關,實體驗證功能也不受設計流程的影響。
Mentor表示,包括Calibre DRC與Calibre LVS等實體驗證工具在內,Calibre可確保積體電路實體設計遵守晶圓代工廠商的製造規格,晶片功能也符合原設計目標。Calibre提供與設計型態無關的獨立驗證功能,只需要一個通過認證的規則檔案,就能為種類廣泛的應用設計帶來最佳效能,其範圍涵蓋記憶體到系統單晶片之間的所有元件。Calibre也提供先進除錯功能,包括清晰準確的錯誤報告、圖形導向的錯誤檢視環境以及階層式錯誤區隔功能。透過與設計方式無關的驗證功能以及先進除錯能力,Calibre執行期間效能得以大幅提升,讓工具設定與錯誤更正程序更簡單,進一步縮短驗證過程的所須時間。