益華電腦(Cadence)近期表示,安謀國際(ARM)及NVIDIA已決定採用Cadence的Incisive(tm)驗證平台,來進行其奈米等級IC的設計作業。Cadence指出,此平台所提供之全晶片效能,比RTL模擬的方式高出一百倍,並且可以讓整個驗證作業的時間縮短高達百分之五十。
Cadence執行副總裁兼總經理Lavi Lev表示,『我們的客戶對於Incisive所帶來的重要價值感到非常滿意。Incisive整合的驗證流程是因應許多SoC和ASIC設計團隊的要求,能提高其作業的速度以及效率。在我們推出Incisive平台後的三個月裡,已經有七家公司決定採用這個平台來進行作業。』
NVIDIA硬體技術部副總裁Brian Kelleher指出,『在進行多時脈、非同步化設計的驗證時,Incisive的加速/模擬功能讓我們的驗證工具套裝軟體如虎添翼。Incisive可以幫助我們縮短驗證作業的時間,同時確認設計之正確性。Incisive是類似的工具中,唯一可以適用於從系統設計到系統design-in之整個設計流程的產品。』NVIDIA將採用Cadence的Incisive驗證平台,來進行其次世代3D繪圖處理器的驗證作業。
安謀國際工程部執行副總裁Simon Segars表示,『我們將會採用Incisive驗證平台來擴充其原有之核心設計流程(Core Design Flow),因為它具有可以改善編譯時間和驗證速度、完全支援SystemC等工業標準、嶄新的assertion-based技術,以及支援各種驗證IP元件的能力等優勢。』
Cadence的Incisive(tm)驗證平台為一款單一核心驗證平台,而且它可針對所有設計領域(design domain),採用整合的方法學而完成從系統設計到系統design-in的所有作業。從整個設計流程的角度來看,它可以讓全晶片的效能提高一百倍,同時讓整體驗證時間縮短高達百分之五十。Incisive平台的架構,基本上可以支援Verilog(r)、VHDL、SystemC、SystemC驗證(SCV)標準、PSL/Sugar assertions、運算開發,以及類比/混合訊號驗證等。