帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
台積電採用CADENCE CeltIC
做為0.13微米設計參考流程中信號完整性的分析

【CTIMES/SmartAuto 楊青蓉 報導】   2002年05月28日 星期二

瀏覽人次:【4038】

益華電腦(Cadence)28日表示,台灣積體電路製造公司已於其0.13微米設計參考流程中採用Cadence CeltIC信號完整性分析解決方案。CeltIC將可提供使用台積電設計參考流程的使用者,在送出設計光罩之前即能找出並修復串擾雜訊(crosstalk noise)的問題,藉以降低矽重轉(silicon re-spin)的必要性。

「台積電已在數個設計光罩案例中使用CeltIC來檢查耦合雜訊問題,」台積電行銷副總胡正大表示,「我們對於其高精確度、智慧型雜訊脈衝(glitch)掃描功能、以及富有效率的執行速度等特性感到印象深刻。CeltIC是我們深次微米設計流程中一個整合起來的元件模組。」

為確保在0.13微米及以下等級能夠較快速地量產,在設計階段-而非在送出設計光罩之後-便應進行信號完整性的分析。設計師們已經在數個台積電的設計案中,使用CeltIC來檢查並修復串擾雜訊錯誤。

「我們很高興能夠藉由台積電對CeltIC應用在其最新的設計參考流程中的這項選擇來建立我們之間一個長遠的關係,」Cadence IC行銷副總Charlie Huang如此表示。台積電與Cadence認知到串擾雜訊是一個關鍵性的設計問題,必須在整個設計流程中予以考量。

CeltIC是一個應用在數位CMOS IC上、先進的串擾雜訊分析工具,它可以計算串擾雜訊對功能與時序延遲上的影響。它藉由分析並擴散傳達雜訊脈衝來驗證電路的雜訊免疫性以及確保電路的功能有效。它同時也能以SDF格式輸出雜訊所引出的時序延遲變化,以回授至靜態時序分析。除此之外,它亦可以修復串擾雜訊問題以及產生ECO給佈局與繞線。CeltIC用ECHO模型處理數百萬閘級平坦或階層層級的SoC設計。CeltIC密合無痕地整合在Cadence Encounter與Cadence Silicon Ensemble-PKS(SE-PKS)中,它同時亦可獨立地於協力廠商的佈局與繞線、寄生參數(parasitic)抽取、與靜態時序分析等工具中使用。CeltIC支援標準的元件庫與介面格式。

關鍵字: 益華電腦(Cadence台積電(TSMC胡正大  Charlie Huang  EDA 
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
Ansys、台積電和微軟合作 提升矽光子元件模擬分析速度達10倍
台積電擴大與Ansys合作 整合AI技術加速3D-IC設計
【東西講座】3D IC設計的入門課!
矽光子產業聯盟正式成立 助力台灣掌握光商機
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 揮別製程物理極限 半導體異質整合的創新與機遇
» 跨過半導體極限高牆 奈米片推動摩爾定律發展
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.133.109.121
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw