帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Cypress發表最新版Warp 6.2設計工具
PSI 元件新功能縮短新一代通訊系統開發時間

【CTIMES/SmartAuto 張慧君 報導】   2002年02月04日 星期一

瀏覽人次:【2254】

美商柏士半導體(Cypress Semiconductor),2日宣佈推出最新版Warp 6.2軟體的設計工具與環境,可大幅擴展對Cypress可編程序列介面(Programmable Serial Interface,PSI)的支援。此款獨特的通訊系列晶片結合了高速實體層元件(PHY)技術與彈性化的可編程邏輯架構,同時加入Timing Aware功能,將設計速度大幅提高35%,快速地達到最佳化並可行的設計路徑方案(design routing solution)。

Cypress台灣分公司總經理王春山表示,「Warp 6.2版透過完善的設計、研發、合成和模擬環境,擴充對Cypress領先業界的可編程實體層元件(Programmable PHY)的支援能力。Warp將能讓設計人員針對InfiniBand、ESCON、光纖通訊、Gigabit乙太網路與SMPTE等新一代通訊系統,研發出各種PSI解決方案。」

王春山進一步說明:「透過Warp環境中的新功能-Timing Aware先進的演算法,可簡化並加速研發元件的作業流程。每種可編程實體層設計方案,都可透過最新Warp版本中的這項全新功能或其他相關強化功能中直接受益。」

Warp 軟體是VHDL與Verilog型PLD軟體工具,內含超過27,000組安裝空間(installed seat)。於1991年推出時,Warp軟體即在可編程邏輯設計領域中率先採用HDL方案,其設計工具更能支援使用VHDL IEEE Standard 1076/1164或Verilog IEEE Standard 1364等設計資料(design entries)。Warp軟體能在整合環境下搭配所有主要協力廠商的EDA處理工具,包括Synplicity、Mentor Graphics和Synopsys等。

Cypress的PSI裝置是可編程PHY方案,結合了Cypress序列並列轉換(Serializer-Deserializer,SERDES)技術的高效能與高彈性、可預測的時序與精密可編程邏輯裝置(CPLD)的容易使用性,並整合大區塊的通訊記憶體與相位閉鎖迴路(PLL),讓研發人員能輕易將這些元件建置入各種通訊系統。這些產品與各種實體層傳輸媒體包括光纖模組、銅導線和電路板線路等規格相容,可應用在各種通訊背板與線路介面卡,包括InfiniBand、Gigabit乙太網路、光纖通訊與SONET等產品市場。

Warp 6.2版軟體現已可於Cypress網站取得相關資訊,除了Warp 6.2超值版,Cypress也提供另外兩種收錄其它設計功能的進階版本。

關鍵字: Cypress  王春山 
相關新聞
併賽普拉斯成果顯現 英飛凌Q3獲利穩健
英飛凌收購Cypress 強化車用半導體市場地位
Cypress USB-C控制器獲得Intel和AMD參考設計認證
[Computex 2017] USB Type-C PD市場起飛 Cypress大秀新一代解決方案
TrendForce:NOR Flash漲勢將延續至年底
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.220.140.32
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw