帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
新思發表DFT Compiler新一代的測試技術
將允許設計工程師順利地進行數百萬邏輯閘之系統單晶片測試

【CTIMES/SmartAuto 黃明珠 報導】   2002年01月22日 星期二

瀏覽人次:【2816】

新思科技於日前發表了DFT Compiler新一代的測試技術, Synopsys 的DFT Compiler所加強的新功能中,將允許設計工程師順利地進行數百萬邏輯閘之系統單晶片測試。這些新的功能所帶來的先進測試模組化(test modeling)技術,大大地提昇了此軟體工具的邏輯閘容量以及執行效能。除此之外,新思科技新版本TetraMAX(R)的ATPG延遲測試(delay test)功能現在也提供全方位功能,以協助設計工程師在進行測試的同時也能夠偵測到與時序相關的錯誤,以滿足公司嚴格的品質要求。

新思表示,由今日先進的特殊應用晶片與系統單晶片的大小以及複雜程度看來,設計工程師能否對這些晶片進行有效的測試,對於生產力而言,是一大關鍵性的挑戰。DFT Compiler的新測試模組化技術(test modeling technology)現在可以支援新思科技的實體合成(Physical Synthesis)環境,以完成先進的階層式DFT流程(Hierarchical DFT Flow)。這項新的模組化技術讓DFT Compiler能處理較以往大三倍容量的電路,並提高了七倍速的軟體執行速度,同時也在沒有影響任何DFT能力的情況下,進行時序與佈局的最佳化。這麼一套在業界所廣為接受的測試軟體工具有如此的容量與執行效能之提昇,將幫助設計工程師跟得上設計的成長潮流與複雜度。

德州儀器全球電子設計自動化數位信號處理系統設計事業群總監Mike Fazeli先生表示,「隨著設計的大小與複雜度之日漸增加,我們需要一套讓設計工程師不僅容易上手而且也淺顯易懂的階層式scan synthesis解決方案 (hierarchical scan synthesis solution),來幫助我們縮短整體的設計週期時間。DFT Compiler新一代的先進階層式scan synthesis設計流程的功能,能夠滿足我們對設計複雜度的要求,同時,我們也相信,這些在DFT Compiler中的新功能,可以幫助我們達成在各種不同的設計中增加額外生產力的目標。」

摩扥羅拉3G基頻產品的DFT領導者Benoit Bailliet談到,「對於從TetraMAX DelayTest中所得到的初次結果,我們感到很高興。在短短幾個小時內,我們可以用PrimeTime萃取出在模組層級上的重要路徑名單,將這些路徑映製於系統單晶片層級,並且用TetraMAX ATPG產生路徑延遲模組;在同一天,這些模組便可以成功地在矽晶上運作,這對我們在一百萬電晶體設計的路徑延遲測試方法上,真是一大成就。」

關鍵字: 新思科技  全球電子設計  EDA 
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
新思科技利用台積公司先進製程 加速新世代晶片創新
是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
新思科技與台積電合作 在N3製程上運用從探索到簽核的一元化平台
新思科技針對台積電N5A製程技術 推出車用級IP產品組合
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.87.182
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw