帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
新思和Silicon Metrics 共同開發單晶片系統記憶體特性分析解決方案
客戶可隨時使用這套方案塑造記憶體模型

【CTIMES/SmartAuto 張慧君 報導】   2002年01月10日 星期四

瀏覽人次:【1327】

新思科技及Silicon Metrics Corporation十日宣佈推出其記憶體特性分析解決方案。這套方案是以新思科技的NanoSim作為多層級混合信號模擬器及Silicon Metrics的SiliconSmart MR作為開發基礎,並且充分運用了 NanoSim的階層式陣列減化 (HAR) 技術及SiliconSmart MR的記憶體特性分析和塑模工具,可隨時提供設計單晶片系統 (SoC) 所需的記憶體模型。

目前大多數SoC設計都含有多顆嵌入式記憶體,其容量可從數千位元組到數十萬位元組。設計SoC時,設計人員通常會使用編譯好的記憶體模型,但這些模型必須重新進行特性分析,以確保無錯誤而且可以隨時生產。NanoSim 和 SiliconSmart MR共同研發出一套全自動解決方案,可以有效而且精確地執行重新分析記憶體特性的工作。

「NanoSim獨特的HAR技術可迅速而且精確地模擬所有記憶體,不需要一一比對線路圖,這項特性使NanoSim成為 SiliconSmart MR最理想的平台,」Silicon Metrics的總裁暨執行長凱藍卡賓特說道。「這個方案可以有效解決目前執行記憶體特性分析時遇到的困難,使客戶立即獲得最大的投資報酬。」

SoC設計人員可以立即安裝SiliconSmart MR和NanoSim提供的特性分析工具,並且使用這些工具進行模擬,塑造出高品質的嵌入式記憶體模型。此外,SiliconSmart MR還能讀取和寫入以業界標準Synopsys Liberty(.lib) 格式製作的計時模型,這項功能可加快下游應用業者的再利用速度。

「NanoSim是一種用於混合信號及記憶體設計驗證的單晶片多層級模擬器,」Synopsys負責毫微分析暨測試小組的資深副總裁暨安東多米克說道。「SiliconSmart MR和NanoSim的合作為Synopsys的設計流程帶來了優質精確的計時及功率模型,我們也建議客戶們採用SiliconSmart MR和NanoSim共同開發的嵌入式記憶體特性分析與塑模解決方案。」

關鍵字: 新思科技  Silicon Metrics  凱藍卡賓特  資深副總裁  系統單晶片  EDA 
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
新思科技利用台積公司先進製程 加速新世代晶片創新
是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
新思科技與台積電合作 在N3製程上運用從探索到簽核的一元化平台
新思科技針對台積電N5A製程技術 推出車用級IP產品組合
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.13.58.166.144
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw