帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Crest選用Cadence SP&R方案
快速完成專屬網路ASIC的光罩製作

【CTIMES/SmartAuto 黃明珠 報導】   2001年02月05日 星期一

瀏覽人次:【1315】

益華電腦(Cadence)於元月中旬宣佈Crest Microsystems公司使用Cadence的SP&R晶片設計工具,在該公司為網路應用設計的一顆全新ASIC晶片上,快速地達到時序收斂(Timing Closure)的成果。Crest的工程師成功地以Cadence的Physically Knowledgeable Synthesis, PKS)實體認知合成與Silicon Ensemble PKS(SE-PKS)最佳化佈局與繞線(Place and route)工具製作並交付一個boo pins(腳位)與30萬邏輯閘的晶片光罩(Tapeout)給其晶團代工廠生產。

益華電腦表示,Crest的管理階層對Cadence SP&R的超強運算能力與無懈可擊的精確度,給予非常高的評價。該公司的設計團隊也推崇SP&R在對設計0.25微米及更小製程的ASIC晶片過程中,所提供的全面性時序收斂控制與達成效果。Crest在計此一新晶片時,曾面臨許多如高腳數大電流核心輸出入介面以及極其複雜的時脈需求等困難挑戰。然而在PKS工具的協助下,卻將預繞線與後繞線的時序誤差控制在3%之內,創造出難以想像的優異結果。

益華電腦又進一步表示,針對這顆特定的高速ASIC,Crest把結合掃瞄(DFT)的閘電路清單(Netlist)交予PKS作佈局,整體繞線,最佳化確認,漸增式時序調整,時序設限與修正等實體設計步驟。Cadence的SE-PKS與PKS最後在這顆30萬閘數的ASIC晶片上,完成由五個時鐘(Clock)位域中的最高階限制條件所驅動的超過133MHz高速效能。這樣的結果主要歸功於SE-PKS能自動判斷須緊跟I/O框架的Boundry Scan胞元應置於何處,再加上PKS與SE-PKS一致的時序引擎,消除返復重新的設計浪費的時間,因此夬能有效加快複雜電路的實體設計流程,進而達到最高的品質結果。Crest Microsystems為OEM系統製造商和晶片生產公司研發,供應高階的ASIC產品解決方案。該公司擁有一流的技術實力與人才,開發高集成度的系統單晶片(SOC)積體電路,包括微處理器核心,記憶體與各種IP功能方塊。

關鍵字: 益華電腦(CadenceCrest Microsystems  EDA 
相關新聞
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
Cadence收購BETA CAE 進軍結構分析領域
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 最佳化大量低複雜度PCB測試的生產效率策略
» 確保裝置互通性 RedCap全面測試驗證勢在必行
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.223.203.153
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw