Mentor Graphics公司、Synopsys公司和Synplicity公司,24日宣布支持Altera公司最近发布的Cyclone组件系列。这是业界成本最低的FPGA组件系列。在最近的六个月间,Altera和它的EDA伙伴紧密合作为新的Cyclone组件系列开发了一整套设计和验证流程。
Altera软件和工具市场副总裁Tim Southgate表示,"为我们的客户提供易用和熟悉的设计流程对新组件的推介是非常关键的。在我们主要EDA伙伴的高度支持下,现在Cyclone组件设计者可以看到一个完整的、易用的设计验证环境,它能够充分地发挥Cyclone系列的最大优势。"
Altera的Quartus II设计软件具有ASIC架构设计技术的时限收敛功能,能够让Cyclone组件设计者在可编程单芯片系统(SOPC)设计中大大地加快满足时限要求的过程。
Mentor Graphics HDL设计部副总裁和总经理Anne Sanquini表示,"我们通过和Altera密切合作,确保我们的LeonardoSpectrumTM和PrecisionTM合成方案能够提供一种高度优化的映像技术,充分地利用Cyclone系列组件的功能优势。"
"我们作为可编程逻辑设计方案的领导者,要确保我们的设计捕获、仿真、合成、板级和完整的设计流程都是专门进行设计,为我们的共有的客户提高设计效率,减低面市成本。"
Synopsys FPGA合成部门副总裁和总经理Michael Jackson表示,"我们通过提高ASIC设计流程的经验,能够为FPGA如Altera针对ASIC的Cyclone组件系列提供类似的设计流程。我们FPGA Compiler II具有的模块级增量合成(BLIS)减少了设计反复的次数,从而为Cyclone设计者缩短了设计周期,加快了面市时间。"
Synplicity的市场副总裁Andy Haines表示,"当我们在为Altera Cyclone组件系列开发设计流程时,我们也大大地增加了内存结构映像方面的专门技术。我们坚信我们的Synplify(r) 和 Synplify Pro(r) 合成方案能够让Cyclone组件设计者在最短的时间内用最少的资源实现最大的设计性能。"
Cyclone组件是业界成本最低的FPGA。Cyclone组件的容量从2,910到20,060个逻辑单元,具有288Kbits个嵌入内存,采用1.5V全铜SRAM制程。Cyclone每个组件具有多达两个锁相回路(PLL)和一个层次化时钟结构用于芯片内和芯片外时钟管理。每个组件支持多种单端I/O标准如LVTTL、LVCMOS、PCI和SSTL-2/3。Cyclone组件有专用电路同高性能外部单倍数据率(SDR)SDRAM、双倍数据率(DDR)SDRAM和FCRAM内存组件连接。