账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
海力士成功开发24层NAND Flash堆栈封装技术
 

【CTIMES / SMARTAUTO ABC_1 报导】    2007年09月13日 星期四

浏览人次:【6560】

海力士半导体(Hynix Semiconductor)成功开发出24层堆栈、每层厚度为25μm的NAND型闪存,总厚度为1.4mm的MCP多芯片封装。这是在目前的MCP产品之中,堆栈层数最多的一次。

海力士是于2007年5月开发出了层迭20层芯片的MCP。这次新开发的堆栈技术重点如下:1.使下层芯片可以支撑上层芯片的分层堆栈技术;2.可达成分层堆栈的LSI内部电路重布线技术;3.使堆栈更加容易的重布线优化技术;4.将重布线后的半导体芯片厚度降至A4纸1/4的博型化技术;5.使用WBL(wafer backside lamination)胶带,以减少芯片间连接组件的技术。

透过这些新技术,若以16Gbit(2GB)的NAND型闪存来制造MCP产品,将可以制造出容量高达384Gbit(48GB)的内存。而对于高容量的需求来说,这种多层堆栈封装技术未来也将更行重要。

關鍵字: NAND  海力士半导体  闪存 
相关新闻
慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
AI手机需求增温 慧荣科技第二季营收超过预期
美光宣布量产第九代NAND快闪记忆体技术
慧荣科技扩增经营及研发团队 为AI创新技术及全球业务持续成长布局
[COMPUTEX] 慧荣科技低功耗SSD控制晶片 释放PCIe Gen5效能?力
comments powered by Disqus
相关讨论
  相关文章
» 先进封测技术带动新一代半导体自动化设备
» 停产半导体器件授权供货管道
» 5G与AI驱动更先进的扇出级封装技术(一)
» COF封装手机客退失效解析
» 面对FO-WLP/PLP新制程技术的挑战与问题


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BB3PCPDWSTACUKD
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw