Mentor Graphics公司推出ARM AMBA 5 AHB 总线的验证IP (VIP)。该新VIP 在Mentor企业验证平台(EVP)上提供,设计人员在同时使用Questa软体模拟和Veloce硬体模拟对采用此新规范的晶片设计进行验证时,可简化并加快验证流程。
|
新增ARM AMBA 5 AHB规范的验证IP,可加快嵌入式和物联网(IoT)产品的开发速度,提升硬体与软体的验证效率。 |
该新VIP是Mentor VIP库中的一部分,它不仅可为采用此互连规范的设计验证提供必要资讯,如序列、测试计画、覆盖范围和记忆体类型的断言,还具有安全性和资讯传递功能。
ARM系统和软体组系统IP市场行销副总裁Andy Nightingale表示:「对基于ARM的嵌入式和物联网(IoT)解决方案而言,ARM AMBA 5 AHB 规范所定义的片上连接具有面积效率高、低延迟和低功耗的特点。Mentor Graphics提供的验证IP可简化下一代基于ARM 片上系统(SoC)的互连开发,从而满足物联网(IoT)和嵌入式市场日益增长的需求。」
对于各个协定,Mentor VIP库为工程人员提供了采用通用架构的、标准的UVM SystemVerilog(SV)元件。这有助于在同一个验证团队内快速部署多个协议。测试计画、相容性测试、测试序列和协议覆盖范围都作为SV和XML原始程式码包含在内,从而使复用、扩展和自订变的简单。 Mentor VIP元件还包含一整套协定检查、错误注入和调试功能。
Mentor Graphics设计验证技术部产品经理Mark Allen表示:「Mentor VIP库结合了EZ-VIP效率包,这有助于基于ARM片上系统(SoC)的所有设计人员和验证工程人员快速找出设计问题,从而缩短整体上市时间。」
通过提供可与Questa和Veloce平台结合使用的AMBA 5 AHB VIP,EVP不仅能够使设计人员在调试软体模拟中的功能块间交互验证,还可帮助其全面验证在使用高性能软体模拟加速功能的虚拟硬体上运行的系统级软体。 Questa软体模拟可带来完全互动式的调试环境,而Veloce硬体模拟可提供性能最高的系统级验证处理能力。如今,两者都为AMBA 5 AHB 规范提供完整功能支援。
Mentor验证IP是EVP的关键部分。 EVP整合了Questa高级验证解决方案、Veloce硬体模拟平台和Visualizer调试环境,使全球集中化、高性能的资料中心得以实现。 Mentor EVP的全球资源管理功能可为全球的专案团队提供支援,最大限度地提高用户生产率和验证的总投资回报率。 (编辑部陈复霞整理)