账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
东芝决定采用Mentor 的Celaro仿真器
加快产品上市时间及提高设计质量

【CTIMES / SMARTAUTO ABC_1 报导】    2001年09月05日 星期三

浏览人次:【1362】

Mentor Graphics于日前宣布,全球第二大半导体厂商东芝已决定采用Celaro硬件仿真器,做为重要系统单芯片产品设计的核心验证解决方案,希望在不影响设计质量的前题下,加快新产品的上市时间。

Mentor表示,系统单芯片设计正变得越来越复杂,面对产品上市的时间压力,厂商很难对设计进行完整验证。东芝的主要问题是缩短设计流程时间,同时维持稳定的设计质量 - 这是该公司最优先的目标。利用Celaro仿真器协助发展重要的系统单芯片与核心设计,东芝想利用比竞争对手更快完成先进芯片设计的能力,来提高设计效率,以便取得市场竞争优势。相较于传统逻辑仿真软件,Celaro解决方案可将系统单芯片的设计验证速度提高一万倍以上,没有其它验证工具拥有同样的复杂设计处理能力;Celaro还提供给设计人员一套先进的模块化验证环境,它可与高效能原型电路板或其它验证工具整合在一起,包括硬件与软件。

东芝半导体系统LSI设计部门总经理Kiyofumi Ochii表示:「加快产品上市时间非常重要,但对东芝的产品发展流程而言,质量才是最重要的要求 - 我们的理念是尽一切努力把全世界质量最高的产品提供给客户。为了克服这些困难挑战,我们决定采用Celaro仿真器,并让它成为我们验证流程的骨干工具;我们正将Mentor验证技术建构于公司内部,以便提供最高的设计质量和最短的周期时间。」

Mentor Graphics公司的Meta系统营销总裁Gabriele Pulini表示:「随着设计复杂性的不断增加,验证已成为研发周期的最重要阶段;为了排除验证工作所造成的瓶颈,电子厂商必须取得一套实用解决方案,以便同时满足产品上市时间与质量的要求。」

Mentor表示,Celaro环境结合了高速编译、快速仿真以及交互式除错功能,它可以大幅缩短验证的周期时间,让用户执行更多的测试,甚至在一天内就进行多次的设计修改流程。透过这样的方式,设计人员才有信心在最短时间内完成整个设计工作,并让第一次制造出来的芯片就能正常工作。Pulini又补充说:「Mentor Graphics不断发展速度更快的验证技术,以满足客户越来越严格的要求。」

關鍵字: Mentor Graphics  东芝半导体  系统LSI设计  EDA 
相关新闻
联手抗韩 东芝半导体174亿美元出售威腾
M-Systems与Toshiba连手推出嵌入式快闪磁盘
菱光CIS量产
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BE7S0RJYSTACUKN
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw