账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
NXP与IPextreme发布IP设计的突破性方法论
 

【CTIMES / SMARTAUTO ABC_1 报导】    2008年04月08日 星期二

浏览人次:【1686】

为系统芯片(System-on-chip)设计师提供半导体智能产权(IP)的IPextreme公司和恩智浦半导体(NXP)宣布︰恩智浦内部开发的CoReUse方法及QCore工具现已可透经由IPextreme对整个半导体产业进行授权。

CoReUse代表着恩智浦在开发完整、实际、高效的系统上的超过10年的投资成果,能够在团队和公司层级被使用,并帮助工程师开发可重复使用的、高质量的IP。CoReUse包含一系列的规格、指导方针及参考样板,能够指导工程师开发可重复使用的数字、模拟混合讯号(AMS)和RF IP。它主要包括(1)CoReUse Foundation,这是一组参考手册,包括CoReUse标准和限制(CoReUse Standard and Constraints),定义了目录架构、命名约定和用于Verilog和VHDL设计的快速参考卡。(2)用于CTAG/IEEE 1500的Design for Test (DfT) 规格,以及支持测试AMS和高速IO技术。(3)一组额外针对AMS和RF IP的规格。(4)用于转换层级模型(transaction level modelling)、使用SPIRIT IP-XACT进行SoC整合、PSL判定(assertion)的系统级规格。(5)架构级规格,在使用芯片上总线时能够建立以IP为基础的平台。(6)文本参考样板,帮助工程师获得他们所开发的IP的主要讯息。

CoReUse标准的一个重要对应工具是QCore,这是由恩智浦内部开发的一个EDA工具,用来自动检查一个IP的可用功能以及使用说明,以满足该标准的需求。QCore能够制造一个认证,根据IP对于CoReUse标准的顺从程度(compliance level)进行分类,使得整合者能够了解该IP的完整性以及质量。

關鍵字: IP  SoC  NXP  IPextreme 
相关新闻
恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
奥迪导入恩智浦UWB产品组合 实现免持汽车门禁
恩智浦再度携手文晔科技叁与「2024新竹X梅竹黑客松」竞赛
恩智浦全新电池接线盒IC整合关键电池管理系统多功能
恩智浦整合UWB雷达与安全测距晶片 推动自动化工业物联网应用
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BD7GG3MQSTACUKD
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw