账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
创意电子采用Cadence数位方案 完成首款台积电N3制程晶片
 

【CTIMES / SMARTAUTO ABC_1 报导】    2023年02月02日 星期四

浏览人次:【1941】

益华电脑(Cadence Design Systems, Inc.) 宣布,创意电子采用Cadence数位解决方案成功完成先进的高效能运算(HPC)设计和CPU设计。其中,HPC设计采用了台积电先进的N3制程,运用Cadence Innovus设计实现系统,顺利完成首款具有高达350万个实例数(instance)、时脉频率高达3.16GHz的先进设计。

另一款CPU 设计则是在台积电N5制程技术上,利用以AI驱动的Cadence Cerebrus智慧晶片设计工具以及Cadence数位全流程,成功让晶片降低8%功耗、减少9%的设计面积,同时显着地提高了设计生产力。

Innovus设计实现系统高精确度的GigaPlace布局引擎为创意电子提供了对 TSMC FINFLEX单元行布局的支持与脚位接取等,以实现台积电N3制程设计法则检查(DRC)收敛。另外,先进的GigaOpt引擎透过台积电N3元件库进行最隹配置,同时平衡不同的元件使用率来优化设计。

Innovus设计实现系统更具备了大规模平行架构,结合了完善的NanoRoute引擎,让创意电子能够及早在设计流程初期,就能解决讯号完整性问题,同时提升布线後的设计相关性。

Cadence Cerebrus与完整的Cadence数位产品线相结合,有助於为创意电子大幅提升功耗、性能和面积(PPA)的表现,并在5奈米CPU设计上藉由合成、设计实现到签核的完整数位全流程,从而优化设计团队的生产力。Cadence Cerebrus 的独特之处在於以AI强化学习引擎,可自主优化创意电子的设计流程,使团队能够超越人类潜力并加快上市时间。

创意电子设计服务单位中心资深??总经理林景源博士表示:「创意电子是先进晶片解决方案的市场领导者,服务於AI、HPC、5G、工业和其他新兴领域。有监於我们致力为客户提供最具竞争力设计的承诺,不断投资先进技术对我们非常重要。我们选择Cadence Cerebrus智慧晶片设计工具,正是因为其与更广泛的数位流程相互结合,透过AI技术帮助我们实现更快设计周转,同时又能提升PPA表现。此外,Innovus设计实现系统帮助我们完成了第一款N3晶片,使我们的团队能够加速创建高性能、低功耗的HPC设计。」

關鍵字: EDA  益华计算机 
相关新闻
【东西讲座】10/18日 3D IC设计的入门课!
Cadence:AI 驱动未来IC设计 人才与市场成关键
西门子EDA看好3D-IC设计趋势 聚焦软体定义应用发展
TESDA延揽AMD??总裁王启尚新任董事
西门子以Catapult AI NN简化先进晶片级系统设计中的AI加速器开发
comments powered by Disqus
相关讨论
  相关文章
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介
» 最隹化大量低复杂度PCB测试的生产效率策略
» 公共显示技术迈向新变革


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8B8BL0PQCSTACUK9
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw