账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Cypress发表最新版Warp 6.2设计工具
PSI 组件新功能缩短新一代通讯系统开发时间

【CTIMES / SMARTAUTO ABC_1 报导】    2002年02月04日 星期一

浏览人次:【2271】

美商柏士半导体(Cypress Semiconductor),2日宣布推出最新版Warp 6.2软件的设计工具与环境,可大幅扩展对Cypress可编程串行接口(Programmable Serial Interface,PSI)的支持。此款独特的通讯系列芯片结合了高速物理层组件(PHY)技术与弹性化的可编程逻辑架构,同时加入Timing Aware功能,将设计速度大幅提高35%,快速地达到优化并可行的设计路径方案(design routing solution)。

Cypress台湾分公司总经理王春山表示,「Warp 6.2版透过完善的设计、研发、合成和仿真环境,扩充对Cypress领先业界的可编程物理层组件(Programmable PHY)的支持能力。Warp将能让设计人员针对InfiniBand、ESCON、光纤通讯、Gigabit以太网络与SMPTE等新一代通讯系统,研发出各种PSI解决方案。」

王春山进一步说明:「透过Warp环境中的新功能-Timing Aware先进的算法,可简化并加速研发组件的作业流程。每种可编程物理层设计方案,都可透过最新Warp版本中的这项全新功能或其他相关强化功能中直接受益。」

Warp 软件是VHDL与Verilog型PLD软件工具,内含超过27,000组安装空间(installed seat)。于1991年推出时,Warp软件即在可编程逻辑设计领域中率先采用HDL方案,其设计工具更能支持使用VHDL IEEE Standard 1076/1164或Verilog IEEE Standard 1364等设计数据(design entries)。Warp软件能在整合环境下搭配所有主要第三方的EDA处理工具,包括Synplicity、Mentor Graphics和Synopsys等。

Cypress的PSI装置是可编程PHY方案,结合了Cypress序列并列转换(Serializer-Deserializer,SERDES)技术的高效能与高弹性、可预测的时序与精密可编程逻辑设备(CPLD)的容易使用性,并整合大区块的通讯内存与相位闭锁回路(PLL),让研发人员能轻易将这些组件建置入各种通讯系统。这些产品与各种物理层传输媒体包括光纤模块、铜导线和电路板线路等规格兼容,可应用在各种通讯背板与线路适配卡,包括InfiniBand、Gigabit以太网络、光纤通讯与SONET等产品市场。

Warp 6.2版软件现已可于Cypress网站取得相关信息,除了Warp 6.2超值版,Cypress也提供另外两种收录其它设计功能的进阶版本。

關鍵字: Cypress  王春山 
相关新闻
英飞凌纳入赛普拉斯首度营运成果乐观 2020Q3获利稳健
英飞凌将收购赛普拉斯 强化并加速其盈利性成长
Cypress USB-C控制器获得Intel和AMD叁考设计认证
[Computex 2017] USB Type-C PD市场起飞 Cypress大秀新一代解决方案
TrendForce:NOR Flash涨势将延续至年底
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BT5ZBMPMSTACUKA
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw