账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
创意电子已采用惠瑞捷SoC测试系统
 

【CTIMES / SMARTAUTO ABC_1 报导】    2010年02月10日 星期三

浏览人次:【4209】

惠瑞捷于昨日(2/9)宣布,创意电子 (Global Unichip) 已采用惠瑞捷V101测试系统。V101为惠瑞捷新推出的100 MHz测试系统,拥有低成本与零占用空间等优势,可协助创意电子进行更大量的平行测试并提升产出量,其易于操作的特性也将使软件与测试程序的开发工作更具成本效益。

V101用来测试各类应用于低阶行动通讯和消费性产品的低成本IC组件。V101测试系统最高可运作达100MHz测试工作频率与1024个I/O信道。此外

惠瑞捷并表示,V101拥有独特的Tester-on-BoardTM架构,可藉由内建的数字与直流装置简化测试系统硬件及其结构,并能以高产出量及较低成本进行高效率的多组件并行测试。另外,采用标准规格的零组件也让V101更易于架设与维护,其系统架构更能因应客户的需求调整,弹性增减产出量。

创意电子副总经理邹觉伦表示,创意电子设计的SOC往往极为复杂,有数百万个闸极以及高速接口,而创意电子一直倚赖惠瑞捷的V93000机台来完成复杂的SOC测试工作。身为惠瑞捷的长期客户,创意电很高兴能采用新推出的V101测试系统,这套系统具备此领域最重视的高效率和易于操作的特性,能让我们和惠瑞捷一同为顾客创造更高的价值。

關鍵字: SOC測試  惠瑞捷  創意電子  半导体制造与测试 
相关新闻
迈入70周年爱德万测试Facing the future together!
创意电子 GLink IP采用proteanTecs裸片对裸片互连监控
创意电子采用Cadence数位设计实现与签核流程 完成AI及HPC应用的先进制程设计
创意电子采用ANSYS方案 加速ASIC SoC设计
先进晶片制程实在是一门好生意
comments powered by Disqus
相关讨论
  相关文章
» 最隹化大量低复杂度PCB测试的生产效率策略
» 确保装置互通性 RedCap全面测试验证势在必行
» ESG趋势展??:引领企业迈向绿色未来
» 高阶晶片异常点无所遁形 C-AFM一针见内鬼
» 高速传输需求??升 PCIe讯号测试不妥协


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA0POVBOSTACUKU
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw