可编程逻辑解决方案供应商Actel公司27日指出,为进一步增强Actel Libero整合型设计环境(IDE),用于设计和开发其现场可编程闸阵列(FPGA)产品系列。 Actel Libero 2.3 IDE分别提升了Synplicity和Actel公司的合成和布局布线工具。其他新功能包括:为Actel以Flash为基础的ProASIC Plus元件而设计的FlashLock支援;附加的SmartPower功能;以及Designer R1-2003软体的多项设计改进。Libero 2.3工具套件所具有的新功能和性能,使得Actel可为设计人员提供超越现有版本的全速级性能改进,并能缩短设计下一代FPGA解决方案的设计周期。
Actel工具行销总监Saloni Howard-Sarin表示,『随着可编程逻辑元件的性能增强,完整的整合型设计环境对于成功的设计至关重要。藉由Libero工具套件提供的性能提升和改进,我们预期更多采用Libero解决方案的设计人员,将可利用Actel之FPGA产品的优势。 』
Actel指出,Libero 2.3 IDE具有Synplicity公司的Synplify 7.2软体,其中包括多项逻辑合成品质(QoR)强化功能,例如改进合成和设计后期时序效果之间的相关性,以及为Actel的Axcelerator产品提供的进位元链支援。 Synplify软体还为Actel ProASIC Plus系列提供改良的性能。
Synplicity FPGA产品行销总监Jeff Garrison表示,『Actel和Synplicity已经重申承诺,为设计人员提供用于Actel FPGA产品的EDA工具。利用Synplicity的FPGA合成技术,我们相信使用Actel的Libero整合型设计环境的客户,在从事复杂的FPGA设计如Actel的Axcelerator或ProASIC Plus方案时,将能够达到突破的性能和缩短产品上市时间的目标。 』
Actel Libero的最新版本还包括SynaptiCAD WaveFormer Lite升级版和Mentor Graphics的ModelSimR升级版。