账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
矽统XABRE系列以新思科技的PHYSICAL COMPILER作为标准设计工具
 

【CTIMES / SMARTAUTO ABC_1 报导】    2003年01月17日 星期五

浏览人次:【1480】

新思科技(Synopsys)表示,矽统科技股份有限公司(SiS),主要核心逻辑晶片组与绘图晶片供应商,已经运用新思科技的Physical Compiler加速设计的时序收敛(timing convergence),完成其高效能绘图晶片Xabre 600的设计。 Physical Compiler使矽统科技完成比原有设计流程所能提供的时脉效能更快上百分之二十五的晶片,并且大幅地提升整体设计团队的生产力。Xabre 600采用矽统科技先进的0.13微米制程技术,整合了三千万个电晶体,以及拥有超过三百MHz的极速引擎与记忆体时脉。

「为了积极达成对产品上市时效的承诺,我们需要经验证过并且值得信赖的解决方案以达到这个目标,"多媒体产品事业部副总林鸿明先生表示。 "新思科技的Physical Compiler允许我们比预定的时程提早数个星期完成晶片设计的工作,同时也大大地提升设计装置的整体效能表现。如果没有Physical Compiler,我们没办法达成这样的结果。」

利用矽统科技原有的设计流程,Xabre晶片在逻辑合成到布局绕线流程之间平均需要反覆来回三到五次,才能将许许多多细微的部分处理好,完成晶片的设计。藉由将Physical Compiler整合到矽统科技的设计流程之中,Xabre能够排除许多耗时费力的重复动作,将设计所需的turnaround时程由数个星期减少到只需几天即可;最后,将晶片面积利用率推升到百分之九十,Physical Compiler内的密度检视布局技术能够轻易地在设计流程之中产生可绕线的布局设计。

關鍵字: 新思科技  硅统科技  陳燦輝  一般逻辑组件 
相关新闻
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
新思科技利用台积公司先进制程 加速新世代晶片创新
是德、新思和Ansys共同开发支援台积电N6RF+制程节点射频设计迁移流程
新思科技与台积电合作 在N3制程上运用从探索到签核的一元化平台
新思科技针对台积电N5A制程技术 推出车用级IP产品组合
comments powered by Disqus
相关讨论
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 用於自由曲面设计的五大CODE V工具
» 功率半导体元件的主流争霸战


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BJ2RMSHOSTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw