账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
NEC认可NC-Verilog仿真工具的签证(sign-off)能力
高性能的验证工具将出现于NEC的OpenCAD设计环境内

【CTIMES / SMARTAUTO ABC_1 报导】    2000年05月03日 星期三

浏览人次:【3969】

Cadence发布新闻稿指出NEC的新一代特殊应用积体电路(ASIC)设计作业已能在NC-Verilog逻辑模拟技术中直接完成最后签证(Sign-off)的程序。透过一连串严谨的认证步骤,NEC将把NC-Verilog整合至其OpenCAD设计环境内,以支援超大型复杂晶片的开发工作。

Cadence的NC-Verilog仿真器系以Cadence专属的原生编译(Native Compiled0制码技术为基础,再经由拥有15年以上验证经验,而签证可信度由获全球众多ASIC厂商充分信赖的Verilog产品演化而来。

Cadence的模拟技术主体能提供强大而有效的运算能力,以克服设计SOC晶片时可能遭遇的各种难题;NC-Verilog能轻易地升级为NC-SIM,是一套拥有业界最高性能的混合语言模拟器,可支援日渐普及的混合设计语言,而NC-SIM允许设计人员自由地选择并决定采用何种硬体叙述语言(HDL),同时提供他们在单一设计内混合使用Verilog与HDL的专有弹性;NC-Verilog也是Verification Cockpit家族的成员之一,完整的Verification Cockpit组合将可执行事件转换测试开发(Transaction-based Test Development)、模组比对(Modeling Checking)、叙述码覆盖率(Code Coverage)及HDL分析等动/静态验证功能。另外,NC-Verilog亦为Cadence全套由前端至后端SOC作业流程中的核心组件,能与其它工具组,如讯号处理操作系统(SPW),Verilog-A及Spice仿真软件等产品结合,建构完整的混合模拟/数字讯号(A/D)设计验证环境。

關鍵字: 集成电路  Sign-off  NC-Verilog  OpenCAD  Cadence  NEC  一般逻辑组件 
相关新闻
经济部估受惠HPC与AI需求 今年台湾积体电路业产值可??转正
NEC与能火、微软推出全球首个「生成式AI贝多芬」
NEC与微软合作推行生成式AI 支援企业专用开发环境
NEC宣布与Aviat达成双方无线传输业务整合最终协议
NEC推出卓越中心2.0创新方案
comments powered by Disqus
相关讨论
  相关文章
» 最隹化大量低复杂度PCB测试的生产效率策略
» 确保装置互通性 RedCap全面测试验证势在必行
» ESG趋势展??:引领企业迈向绿色未来
» 高阶晶片异常点无所遁形 C-AFM一针见内鬼
» 高速传输需求??升 PCIe讯号测试不妥协


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8B9340ZZSSTACUKW
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw