帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
SOPC的未來之路備受矚目
 

【作者: 夏文豪】   2000年04月01日 星期六

瀏覽人次:【15200】

在今日地球村的激烈競爭經濟體系中,時間即金錢,Time-to-Market一直是產品成功的關鍵因素,愈能較競爭者在第一時間內推出新產品,就愈能在市場上享有佔有率及利潤的優勢,如INTEL及AMD的CPU之市場競爭、SONY的PS2、微軟公司的X-BOX及NINTEDO的DOLPHIN之市場競爭。在這大環境的潮流帶動下,開發過程耗時費事的ASIC就顯得無法滿足產品推陳出新的要求,因此,為了改進產品的上市時間及適應少樣多量化的市場趨勢,越來越多的產品開發設計(甚至量產)就採用CPLD(Complex Programmable Logic Device)為解決方案(圖一)。


《圖一 茂綸公司總經理 夏文豪》
《圖一 茂綸公司總經理 夏文豪》

目前大家都在追求所謂的SOC(System-On-Chip),即把一個完整的系統(包含CUP、RAM、ROM、I/O...等等)放在同一個小小的IC上),然而SOC(System-On-Chip)的最主要的關鍵因素在於開發時程、風險及適應最新的標準,其中開發時程是最重要的因素,而DFT(Design-for-Testability)及Non-Customizable IP將會是SOC中影響開發時程的主要因素。


然而SOPC因沒有DFT中Test Vectors、IC Simulation及Insertion of Boundary Scan及Non-Customizable IP的影響因素,所以可以簡化開發時程及流程。再者SOPC根本不須要開MASK,有問題可立即修正後再驗證,所以亦無開發風險,更可以減少系統整合驗證的時間,亦即會大大降低開發成本。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
共同建立大膽的 ASIC 設計路徑
以設計師為中心的除錯解決方案可縮短驗證時間
輕鬆有趣地提高安全性:SoC元件協助人們保持健康
解決功率密度挑戰
FPGA從幕前走向幕後
comments powered by Disqus
相關討論
  相關新聞
» Intel成立獨立FPGA公司Altera
» 羅昇投資BlueWalker 布局歐洲與兩岸綠能商機
» 安馳科技建構智慧建築及廠房能源數位轉型對策
» ADI贊助第五屆「創創AIoT競賽」
» 貿澤獲Epson America頒發傑出客戶成長獎


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8B8BH2NRKSTACUKV
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw