帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
被動功能整合晶片 提升設計競爭力
專訪CAMD市場行銷副總裁Kyle Baker

【作者: 歐敏銓】   2003年06月05日 星期四

瀏覽人次:【3611】

《封面人物 CAMD市場行銷副總裁Kyle Baker》
《封面人物 CAMD市場行銷副總裁Kyle Baker》

相較於PC市場的成長趨緩,行動通訊與消費性電子的市場則呈現多元化的興盛景象,而這兩個領域對價格及尺寸特別敏感,又屬於嵌入式的設計應用,因此可以說是系統單晶片(SOC)發展的主力戰場。


目前SOC的設計仍有不少瓶頸,例如不同製程(如CMOS與GaAs)難以整合,或因功能性的要求不同而得分開設計(如主、被動元件),因此要兼顧整合與特殊性,許多廠商也提出折衷性的作法,例如系統晶片封裝(SiP)或如California Micro Devices (CAMD)所提出的特殊應用整合被動元件(Application-Specific Integrated Passive;ASIP)。


CAMD市場行銷副總裁Kyle Baker在矽谷接受採訪時指出,隨著GPRS、3G的新標準更替,手機通訊將提供更大的頻寬,這也讓應用的可能性大幅增加。目前可見的新興需求包括高階彩色螢幕、照相功能、MP3、藍芽、802.11WLAN、SIM/MMC/SDIO介面、指紋辨識等等,而要達成這些需求,在設計上需考量對內∕外資料埠及介面、高速匯流排,及高頻敏感性的增加,以及信號完整性(Signal Integrity)等問題。Baker表示,雖然整合已是手機零組件設計的風潮,但在應用需求不斷增加的情況下,內部零組件的總數卻是有增無減。以分散性被動元件(discrete passives)來說,1995年平均是250顆,到了2001年已增加到440顆,這也增加了採購、存貨、設計開發與管理等各種成本。針對此一矛盾現象,CAMD提出了ASIP的概念與作法,也就是在特殊應用的條件中,仍然尋求其在被動功能上的一般性需求──如對電磁干擾(EMI)的過濾、對靜電釋放(ESD)的保護,以及電源管理等,加以整合設計成為最佳化的單晶片,並採用CSP封裝方式,為客戶提供更大量、低成本及容易設計的整合性被動元件晶片方案。Baker指出,在此作法下,除了免除市場詢價採購上的困擾外,一個設計案在被動元件的部分可縮減到原來十分之一的空間,為用戶提升相當大的競爭力。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
穿戴式裝置上太空:IoT最後的疆界
積體電路為高可靠性電源強化保護和安全高效
SIP為下一波IC產業分工主角
新世代IC設計資料庫的開放與互通
台灣發展SIP產業行不行?
comments powered by Disqus
相關討論
  相關新聞
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BP7GXRA2STACUKH
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw